网站大量收购闲置独家精品文档,联系QQ:2885784924

vhdl点阵显示-新.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
vhdl点阵显示-新

数字电路课程设计报告 数字电路课程设计报告 课 程:基于FPGA的点阵显示控制器的设计 学 院: 电 气 信 息 工 程 学 院 专 业: 测控技术与仪器 班 级: 姓 名: 学 号: 合作者姓名: 日 期: 一、引言 随着我国经济的高速发展,对公共场合发布信息的需求日益增长,利用LED点阵滚动显示汉字的出现正好适应了这一市场需求,已经成为信息传播的一种重要手段。 采用传统方法设计的汉字滚动显示器,通常需要使用单片机、存储器和制约逻辑电路来进行PCB板级的系统集成。尽管这种方案有单片机软件的支持较为灵活,但是由于受硬件资源的限制,未来对设计的变更和升级,总是难以避免要付出较多研发经费和较长投放市场周期的代价。随着电子设计自动化(EDA)技术的进展,基于可编程FPGA器件进行系统芯片集成的新设计方法,也正在快速地到代基于PCB板的传统设计方式。因此,基于FPGA和VHDL语言实现在8*8点阵上的汉字静态或一屏显示问题。 二、课题要求 (1)技术要求 1根据电路特点,用层次设计概念。将此设计任务分成若干模块,规定每一模块的功能和各模块之间的借口,透视加深层次化设计概念; 2软件的原件管理深层含义,以及模块元件之间的连接概念,对于不同目录下的同一设计,如何熔合; 3适配划分前后的仿真内容有何不同概念,仿真信号对象有何不同,有更深一步了解。熟悉了FPGA设计的调试过程中手段的多样化; 4按适配划分后的管脚定位,同相关功能块硬件电路接口连线; (2)功能要求 1在8*8点阵上显示汉字 2可以静态显示或一屏显示 3利用拨码开关来实现静态显示与一屏显示切换 (3)本人的工作 三、设计方案 (1)工作原理 8*8点阵原理:按照要求可知,点阵模块,共由8*8=64个发光二极管组成,如何在该点阵模块上显示汉字是本实验的关键。 先将要显示的每幅图像画在8*8共64个小方格的矩形框中,再在有笔划下落处的小方格里填上“1”,五笔划处填上“0”,这样就形成了与这个汉字所对应的二进制数据在该矩形矿上的分布以“正”为例,点阵分布为:10000001100000011000100110000000 (2)原理框图 四、单元电路设计,仿真结果与分析 (1)静态显示“正” library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_Unsigned.all; use ieee.std_logic_ARITH.all; ENTITY peng is port(clk,en:in std_logic; lie:out std_logic_vector(7 downto 0); --列 com:out std_logic_vector(7 downto 0));--行 End peng; Architecture a of peng is signal st1:std_logic_vector(7 downto 0); signal osc:std_logic; signal osd:std_logic; signal d_ff:std_logic_vector(27 downto 0); signal data:std_logic_vector(7 downto 0); signal d0,d1,d2,d3,d4,d5,d6,d7:std_logic_vector(7 downto 0); signal lie0,lie1,lie2,lie3,lie4,lie5,lie6,lie7:std_logic_vector(7 downto 0); Begin com=data; lie=st1; d0 d1

文档评论(0)

my18 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档