基于SMT的并发程序可满足性验证-计算机应用技术专业论文.docxVIP

基于SMT的并发程序可满足性验证-计算机应用技术专业论文.docx

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SMT的并发程序可满足性验证-计算机应用技术专业论文

摘 要 随着多处理器和多核计算的兴起,并发程序的验证逐渐成为学术界广泛关注的热 点问题之一。然而,由于并发程序本身存在的线程交互性,使得程序的执行不具备确 定性,即在相同的输入下,程序多次执行后的结果可能不同,或者执行结果相同但内 部执行路径不同,上述两种情况都直接导致了传统的测试技术无法精确地发现并发程 序中隐藏的错误和漏洞。因此,尽可能采用一种实用的形式化验证方法和理论技术来 解决并发程序研发过程中潜在的问题,显得尤为重要与迫切。 在并发程序的验证技术中,可满足性分析是一项重要的核心技术,其基本思想主 要是通过分析某一个给定的性质是否满足该并发程序模型,从而判定该程序是否存在 错误或漏洞。本文分别针对基于共享变量和消息队列通信方式的并发程序进行可满足 性分析,旨在通过可满足性分析保证此类程序的正确性和可靠性。基于上述思想,本 文的研究工作主要包括: (1) 针 对 基 于 消 息 队 列 进 行 线 程 间 交 互 的 并 发 程 序 , 本 文 采 用 了 基 于 SMT(Satisfiability Modulo Theories)的有界模型队列对其进行可满足性公式编码。由于 当前的 SMT 求解器所采用的 SMT-LIB 格式的输入语言并不直接支持队列理论,因此, 为了能够准确地编码消息队列的行为,本文结合 SMT 求解器中的相关理论域,如未 解释函数(uninterpreted function)和数组(array),分别提出两种不同的编码方法:shifting 编码和 cyclic 编码。对于前一种编码方式,主要是采用不依赖于任何理论的布尔和位 向量显式地表示队列中的内容,该技术可以直接应用于基于 BDD(Bounded Model Checking)或 SAT/SMT 的验证过程中;而对于后一种编码方式,本文重点采用基于未 解释函数和数组的内容表示方法。最后对这两种编码方式进行了复杂度的比较。 (2) 针对基于共享变量进行线程间交互的并发程序,本文采用了基于 SMT 的并 发程序可满足性验证。由于 SMT 在表达能力上使用了含有量词和变量的一阶逻辑, 能处理更加复杂的性质验证,并且提高程序验证的准确度,因此本文主要采用基于 SMT 的验证技术,同时为了能有效地限定允许交互的上下文切换数目、进一步约简 验证并发程序的复杂度,本文还结合上下文限界(context-bounded)的思想,以及极小 不可满足核(minimal unsatisfiable clauses)的查找技术,提出了一种针对并发路径程序 模型(CTP)的可满足性判定算法。并且通过复杂度分析理论上证明该算法在一定程度 上能够缓解对并发程序可满足性验证的复杂性。最后通过一个实例阐述了该方法的有 效性。 关键词:并发程序 可满足性 消息队列 共享变量 SMT Abstract In the modern time, with an increasing popularity of concurrent programs with multi-threads and multi-processors, the inherent nondeterminism among threads interleavings brings a significantly great challenge for software verifications in a forthcoming future. Therefore, it has become important and urgent to introduce an efficient formal analysis and verification method for the potential problems hidden in concurrent programs as soon as possible. Among the various kinds of verification methods for concurrent programs, the satisfiability analysis is a significantly core technology which is used to check whether there are some errors or bugs by analyzing whether a given property satisfies a given concurrent program model. The thesis here is focused on satisfiability ver

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档