多功能数字钟电路设计.docVIP

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 课程名称 电子技术 课题名称 多功能数字钟 专 业 班 级 学 号 姓 名 指导教师 2012年 12月 3日 设计内容与设计要求 设计内容: 准确计时,以数字形式显示时、分、秒的时间; 小时计时要求“24翻1”,分和秒的计时为60进制。 可手动较正:能进行时、分、秒的时间校正,只要将开关置于手动位置,可对时、分、秒进行手动脉冲输入调整或连续脉冲输入的校正。 整点报时:整点报时电路要求在每个整点前鸣叫5次低音(500HZ),整点时再鸣叫1次高音(1000HZ)。 闹铃功能。 二、设计要求: 1、思路清晰,给出整体设计框图和总电路图; 2、单元电路设计,给出具体设计思路和电路; 3、写出设计报告; 主要设计条件 提供调试用实验室; 提供调试用实验箱和电路所需元件及芯片; 说明书格式 课程设计封面; 任务书; 说明书目录; 设计总体思路,基本原理和框图(总电路图); 单元电路设计(各单元电路图); 安装、调试步骤; 故障分析与电路改进; 总结与体会; 附录(元器件清单); 参考文献 11、课程设计成绩评分表 进 度 安 排 第14周星期一:课题内容介绍和查找资料; 星期二:总体电路设计和分电路设计; 星期三:电路仿真,修改方案 星期四 :确定设计方案,拟订调试方案,画出调试电路图,安装电路; 星期五:安装、调试电路; 第15周星期一~二: 安装、调试电路; 星期三:验收电路; 星期四~五:,写设计报告,打印相关图纸; 星期五下午:带调试电路板及设计报告书进行答辩; 整理实验室及其它事情。 一 设计总体思路……………………………………………………..…..1 总体思路……………………………………………………………..…....1 基本原理和框图…………………………………………………………..2 总电路图……………………………………………………………..........3 二 单元电路设计…………………………………………………………4 1.秒计数单元……………………………………………………………..........4 2.分计数单元…………………………………………………………………..5 3.时计数单元…………………………………………………………………..5 4.调时电路………………………………………………………………..........6 5.闹钟电路………………………………………………………………..........7 6.分频器………………………………………………………………………..9 7.整点报时模块……………………………………………………………….10 三 安装、调试步骤…………………………………………………........11 四 故障分析与电路改进………………………………………………....12 五 总结和体会…………………………………………………………... 12 一 设计总体思路 1.总体思路 数字钟由函数脉冲发生器、分频器、计数器、译码显示、报时等电路组成。其中函数脉冲发生器和分频器组成标准秒信号发射器,直接决定计时系统的精准。由同步十进制进计数器74LS160、74LS47译码器和显示器组成计时系统。将标准秒信号送入采用60进制的“秒计数器”组合,每累计60sec就发出一个“分脉冲”信号,该信号将作为“分计数器”组合的时钟脉冲。“分计数器”也采用60进制组合计数器,每累计60min,发出一个“时脉冲”,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,同样由74LS160芯片组成,可实现对一天24h的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过译码显示器显示出来,可进行整点报时,整点报时采用组合逻辑电路,当达到59分50秒时响5下500HZ报时。到达整点时响一下1000HZ报时,当计时模块出现误差时,可以使用校时电路校时、校分,校秒。定时闹铃系统由6片74LS85数据选择芯片组成,通过对每个芯片也就是时十位,时个位,分十位,分个位,秒十位,秒个位所对应的85芯片进行置数,当计时系统输出的数据与所置数相同时报时系统输出信号,铃声想起来。 2.设计原理框图 闹钟模块

文档评论(0)

celkhn5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档