FPGAEPCS烧写及NiosIIFlash烧写过程.docx

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA?EPCS烧写及NiosII?Flash烧写过程 ? (2009-09-22 12:35:02) 分类:? HYPERLINK /s/articlelist_1268055827_6_1.html \t _blank FPGA/SOPC/DSP 简述Altera CycloneII FPGA EP2C35F672C8的EPCS16的 AS(Active Serial主动配置)的配置方法及将NiosII用户程序下载到CFI_Flash的基本方法。 1.FPGA SopcBuilder的基本配置。 QuartusII-New Project Wizard-uart_test-Sopc Builder -添加以下IP核(三态桥和CFI之间的控制总线需要手动连接) -设置NiosII CPU的类型(复位和异常地址配置CFI之后再设置) -设置CFI_Flash数据和地址宽度 -设定CFI时序 -Generate产生NiosII CPU核运行的硬件环境 -关闭Sopc Builder -QuartusII(当前工程)-File-New-Block Diagram-OK -添加NiosII CPU -定义输入输出引脚 -Assignments-Device- -Assignments-Device-DevicePin Options-unused Pins-As input tri-stated -AnalysisSynthesis -tools-TclScript-Project-Tcl_script1 -Start Compilcation -EDA NetList Writer -Pragram Device-Hardware Setup-?Usb-blaster ????????????????-Mode- Cautions:将Usb-blaster由FPGA jtag口换到AS口。 -Start-FPGA EPCS烧写完毕,重新启动后启用。 2.SOPC用户程序CFI_Flash刷写 QuartusII-New Project Wizard-uart_test-Sopc Builder-NIOSII IDE-file-new-NIOSII C/C++ Application-hello world-next-Creat new system library -修改程序为如下 #include stdio.h int main() { ????????????????while(1) ????????{ ????printf(Hello from Nios II!\n); ????????????????int i=0; ????????????????while(i10000) ????????????????{ ????????????????????????i++; ????????????????}???? ????????} ????return 0; } -右击工程-System Library Properties-按以下设置 -Build Project -Tools-Flash Programmer-Program Flash -用户程序烧写完毕 ? ? 3.关掉板载电源重新启动FPGA可以看到FPGA会自动引导AS主动配置,配置好FPGA后会在RST的基地址处启动Flash读取,进而运行整个用户程序。 ? ? 程序源代码:(我的备份,和硬件引脚映射有关)

文档评论(0)

dmz158 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档