微型计算机技术课后习题答案...pptVIP

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机技术课后习题答案..

微型计算机技术 ;第1章 微型计算机系统的构成;1.4什么是个人计算机? 答:《英汉计算机词典》中解释为“由微处理器芯片装成的、便于 搬动而且不需要维护的计算机系统”。;第2章 8086微处理器;2.4 试说明8086的引脚信号中M/IO、DT/R、RD、WR、ALE和BHE 的作用。 答:8086的引脚信号中 M/IO*的作用是,存储器/I/O选择信号(输出)。用于区分当前 操作是访问存储器还是访问I/O端口。若该引脚输出高电平,表示 访问存储器;若输出低电平,表示访问I/O端口。 DT/R*的作用是,数据发送/接收信号(输出)用于指示数据 传送的方向,高电平表示CPU发送数据,低电平表示CPU接收数据。 该信号常用于数据缓冲器的方向控制。(T) RD*的作用是,读控制信号(三态输出),低电平有效时, 表示CPU正从存储器或I/O端口读取信息。 WR*的作用是,写控制信号(三态、输出),低电平有效。有 效时表示CPU正将信息写入存储器或I/O端口。 ALE的作用是,地址锁存允许,高电平有效。有效时表示地址 线上的地址信息有效。 BHE*的作用是,数据总线高8位输出允许 / 状态S7信号。在 总线周期的T1时刻,为数据总线高8位允许信号BHE,低电平有效, 有效时允许高8位数据在D15—D8总线上传送。;2.5 什么是双重总线?以AD15~AD0引脚说明双重总线的功能是 怎样实现的? 答:常把分时复用的总线称为双重总线,如某一时刻总线上出现 的是地址,另一时刻,总线上出现的是数据或状态(控制)信号。 8086CPU的AD15~AD0引脚,是地址/数据复用引脚。在总线周 期的T1时刻,它们传送地址信息,在总线的T2、T3、TW和T4时刻 时,用来传送数据信息。;2.6 8086的读周期时序和写周期时序的区别有哪些? 答:读操作与写操作的主要区别为: ①DT/R*控制信号在读周期中为低电平,在写周期中为高 电平; ; ②在读周期中,RD*控制信号在T2~T3周期为低电平;WR*信号 始终为高电平(无效电平);在写周期中WR*控制信号在T2~T3周期为 低电平,而RD*信号始终为高电平(无效电平)。;③在读周期中,数据信息一般出现在T2周期以后,双重总线 AD0~AD15上的地址信息有效和数据信息有效之间有一段高阻态, 因为AD0~AD15上的数据, 必须在存储芯片(或I/O 接口)的存取 时间后才能出现。 而在写周期中,数据信息在双重总线上是紧跟在地址总线有效 之后立即由CPU送上,两者之间无一段高阻态;④在读周期中,如果在T3周期内,被访问的内存单元或I/O端 口还不能把数据送上数据总线,则必须在T3之后插入等待周期Tw, 这时RD*控制信号仍为有效低电平。 在写周期中,如果在T3周期内,被访问的内存单元或I/O端口 还不能把数据总线上的 数据取走,则必须在T3之后插入等待周期 Tw,这时WR*控制信号仍为有效低电平。 ;2.8 什么是指令周期? 什么是总线周期? 什么是时钟周期?说明三 者的关系。 答:执行一条指令所需要的时间称为指令周期包括取指令、译码和 执行等操作所需的时间。— 指令周期 CPU通过总线操作完成同内存储器或I/O接口之间一次数据传送 所需要的时间。 — 总线周期 CPUJ时钟脉冲的重复周期称为时钟周期,时钟周期是CPU的时 间基准。 — 时钟周期 三者的关系:时钟周期是CPU的时间基准。总线周期至少包括 4个时钟周期即T1、T2、T3和T4,处在这些基本时钟周期中的总线 状态称为T状态。一个指令周期由一个或若干个总线周期组成。;2、存储芯片的存储容量由其地址线数N和数据线数决定: 2N ×数据线数 。;5、存储器设计时确定存储芯片数的一般方法: 若已有存储芯片的容量为L×J bit,要构成容量为M ×N bit的存储器,需要的芯片数S为: S =(M / L) ×(N / J);7、 16位微机的奇偶存储体;8、8086与奇偶存储体连接图;9、16位微机应用系统中的存储器设计要点 (1)按给定要求选择主要芯片。;习 题;4.2 现有一种存储芯片容量为512×4b,若用它实现4KB的存储容 量,需要多少这种芯片?每片需要多少根地址线?4KB的存储系统 最少需要多少根地址线? ;解: ① 图中,译码电路G2A* 接地,G1接A14。G2B*同 “与门”的输出端相连, “与门”输入为A15~A19, 只有A15~A19皆为高电平 时,G2B*才为有效低电平, 也就是A15~ A19为1111

文档评论(0)

zhengshumian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档