- 1、本文档共32页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 一 章 绪 论
本系统以 PC 机及声卡为核心,以流行的 MP3 音乐作为课间节目播放,自 动控制校园音乐广播系统,不但准时可靠,而且借助网络技术和 PC 机的编辑 功能以及管理能力,可经常更换音乐内容,使学生在课间欣赏轻松优美的音乐, 久而久之,对全校师生都是一种有益身心健康的熏陶。
和国内其他同类产品相比,校园音乐广播系统操作简单,使用方便,而且 价格低廉,有较好的使用价值。
1. 1 功能介绍
定时播放功能:由一台 PC 机作为主控计算机,并兼做数字节目源,通过 系统播放和控制软件实现手动、自动定点定时播出广播通知、外语节目、音 乐等;
系统全自动运行:利用主板的时钟唤醒功能,早上定时自动开机,运行控 制软件,实现无人值守全自动广播,当天作息项全部播完后,自动退出软件 并关闭电脑;
可将各种常用曲目存储在硬盘上,实现全自动非线性播出。还可设置每周 的播放工作表,每一作息项乐曲长度任意设定;
软件能播放 WAV、MP3 等多种流行音乐文件格式,配套乐曲库提供多首 校园常用乐曲、中外名曲等,也可随意增减曲目,并能方便调用外部音乐文 件;
音量反馈功能:可根据反馈的信息自动调节音量; 可随时插播全校性通知及音乐; 软件采用模块化设计,功能齐全,界面友好,操作简单,采用 VB 编程,
底层驱动采用汇编程序; 电源自动控制:自动开关音频设备、功放等外设的电源,延长系统设备使
用寿命。
1. 2 系统配置需求
PC 机一台(主控),带声卡;
智能音乐广播控制卡(以 8255A 芯片、A/D 转换器为主); 智能音乐广播控制软件(采用汇编语言和 VB 编程)及配套乐曲库; 高保真定压广播功放(带保护);
音箱; 话筒。
第 二 章 总 体 设 计 方 案
2. 1 系统组成
系统总体结构如图 2-1 所示:
图 2 - 1 音 乐 广 播 系 统 总 体 结 构 图
根据不同的功能实现,我们将校园广播自控系统分为接口电路、声卡、音 量程控、功放、扬声器及音量采样等几个部分分别进行讨论。
其中:
接口电路采用译码电路、8255A等芯片和 I SA总线实现并行通信,及数控 电位器、A/D采样、其他外设的控制;
音量程控功能通过数字电位器 AD8403 来实现。通过 8255A 对其送数, 实现广播音量的自动调节;
音量采样模块采用半波整流电路及 ADC0809 芯片对音频信号进行采样, 反馈回主机,进行音量调整;
声卡用于处理音频信息。在广播系统中,最主要的功能是把经过 PC 机处
理的数字化声音信息通过解压、D/A 转换后,输入功放进行发大,再通过扬 声器播放出来,以及控制声音源的音量。
音频信号传输流程:
图 2 -2 音 频 信 号 传 输 流 程
2. 2 I SA系统总线
ISA 总线也称为 AT 总线,是工业标准总线,支持 8/16 位数据传输和 10 位 I/O 寻址空间。其特点是把 CPU 作为总线的唯一主控设备,其余外围设备均为 从属设备,包括可以暂时掌管总线的 DMA 控制器或协处理器。
ISA 总线是一种开放的结构总线,在其总线母板上有 8 位系统插槽,用于 I/O 设备与 PC 机的连接。其价格低、可靠简便、使用灵活且对插板兼容性好, 几乎所有主板都保留了 ISA 总线扩展槽。
ISA 总线引脚信号:
地址总线(24 条):用来指出内存地址或 I/O 地址,在进行端口访问时,仅 使用了 A0~A9 十条地址总线来对端口进行寻址,范围为 000H~3FFH。也就 是说,如果传输的是 I/O 地址,A19~A16 无效;
数据总线 D15~D0:用来在 CPU、存储器及 I/O 端口之间传送数据,可利 用 IOW 或 M EM W 、 IOR 或 M EM R 来进行数据选通;
控制总线: AL E:地址锁存允许输出信号,高电平有效。微处理器或总线控制器在每
一个总线周期送出 ALE 信号,ALE 有效,表示一个总线周期的开始。此信号
的下降沿可用来锁住地址信号;
AEN:地址允许信号,高电平有效。由 DMA 控制器所发出,表示目前正 在进行 DMA 总线周期,由 DMA 控制器控制总线;只有 AEN=0 才由 CPU 行 使总线控制权。该信号用于控制端口译码器,只有在该信号为低电平时,才对 I/O 地址进行译码;
IOR , IOW :I/O 端口读/写信号。
第 三 章 并 行 接 口 设 计
3. 1 并行接口
并行通信就是把一个字符的
您可能关注的文档
最近下载
- 我国散光矫正型人工晶状体临床应用专家共识.docx
- 科研伦理与学术规范.docx VIP
- 【教学评一体化】第三单元 赏山川日月,悟忧乐情怀 整体公开课一等奖创新教学设计-【大单元教学】统编版语文九年级上册名师备课系列.docx VIP
- 缅怀先烈精神-传承红色基因课件.pptx VIP
- 1.1 同底数幂的乘法 双减分层作业设计样例 2021—2022学年北师大版数学七年级下册 .docx VIP
- 朱良春杂病廉验特色发挥.docx
- 绘本《我妈妈》教学设计.docx
- 人教版(2024)英语七年级上册全册教案.DOCX VIP
- 在线网课知慧《音乐艺术概论》课后章节测试答案.docx
- 2024年中煤集团西南分公司招聘笔试参考题库附带答案详解.pdf
文档评论(0)