LVDS DP等显示器接口简介.pptVIP

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LVDS DP等显示器接口介绍 DC/DC converter Timing Controller Source driver IC Gate driver IC Interface connector data TTL / LVDS TTL / RSDS / Mini-LVDS Vdd Gamma电压 LC Cs Vcom data Vcom Stv , cpv sth,cph, load,mpol 输入方框图 A/D board Timing Controller VGA card Analog Digital Digital TTL or LVDS Data,Mclk,DE hsync Vsync TFT-LCD Module Source Driver IC Gate Driver IC TTL,Mini-LVDS,RSDS STH,CPH,TP1(load),MPOL STV,CPV,OE Graphics system Data Interface Diagram What’s the LVDS Signal? LVDS介绍: LVDS :Low-Voltage Differential Signaling 低压差分信号   1994年由美国国家半导体公司提出的一种信号传输模式,是一种电平标准,广泛应用于液晶屏接口。它在提供高数据传输率的同时会有很低的功耗,另外它还有许多其它的优势:   1、低电压电源的兼容性   2、低噪声   3、高噪声抑制能力   4、可靠的信号传输   5、能够集成到系统级IC内   使用LVDS技术的的产品数据速率可以从几百Mbps到2Gbps。 它是电流驱动的,通过在接收端放置一个负载而得到电压,当电流正向流动,接收端输出为1,反之为0   它的摆幅为250mv-450mv What’s the LVDS Signal? LVDS 输入 Data与 T/CON Pin以 7:2 Connecting + Pair在 – Pair之上时取 1的值, 相反取0的值 T/Con Pair 1 + Pair 1 - Pair 2 + Pair 2 - Pair 3 + Pair 3 - Pair 4 + Pair 4 - Clock 0V 1.2V 0V 1.2V Data 200mV ※ Need 8 Pin if XGA 6bit 1CH 200mV - + + - ‘0’ ‘1’ What’s the LVDS Signal? LVDS Signal 体系 在Clock 1 Period内,有7个Data成Serial传送 与TTL相比,Signal的Pair数减少,因此T/CON的Size要小. 与TTL相比,Signal的振幅要小,因此对 EMI有利. What’s the LVDS Signal? LVDS Signal的认识 Differential Signal = (+ Pair) - (- Pair) What’s the LVDS Signal? Output Skew Cycle-to-Cycle Jitter LVDS Skew and jitter Jitter抖动 Skew Mini-LVDS 与LVDS相似,成 Pair构成. 在一个Pair由 6~8个 Data成 Serial输出. 与TTL相比, T/CON的 Pin数减少, Clock的频率变快。 (ex. SXGA 6bit 75Hz时的 TTL 67.5MHz, mini-LVDS 202.5MHz) What’s the mini-LVDS Signal? LVDS TTL Noise 0V 3.3V 250~450mV EMI 0V 3.3V 1.2V 高速传输 Data Noise Noise Driver Receiver 开关更快,频率更快 LVDS vs TTL TTL vs Mini-LVDS vs RSDS TTL Mini-LVDS RSDS Clk RO GO BO RE GE BE 6 6 6 6 6 6 1Dot 线数 : 6line Clock = 67.5Mhz R G B R0 G0 B0 R1 G1 B1 R2 G2 B2 R3 G3 B3 R4 G4 B4 R5 G5 B5 1Dot 线数 : 1pair(2line) Clock = 67.5*3=202.5Mhz R R1 G, B 1Dot 线数 : 3pair(6line) Clock = 67.5Mhz R0 R3 R2 R5 R4

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档