电子设计过程中的EMC设计和解决对策(相关软件.doc

电子设计过程中的EMC设计和解决对策(相关软件.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子设计过程中的EMC设计和解决对策 随着电子设备尤其是消费类电子设备的小型化,同时,数据传输以及相关IC芯片上升沿速度的日益提高,电磁干扰的影响越来越严重,解决对策也越来越困难。因此,怎样在电路设计过程中进行电磁干扰的评估和电磁兼容对策的有效实施,变得日益重要。随着电子设备工作频率的提高,对应频域上的谐波更加丰富,尤其是在传输线路阻抗不匹配的情况下,过充,反射,振鈴,串绕等现象严重恶化,既降低了系统工作的可靠性,又大大增加了电磁兼容解决的难度和成本,因此,要求电路设计工程师和EDA工程师在设计过程中必须对线路进行优化设计,同时,在线路优化难以解决固有干扰的情况下,采用一些电磁兼容元器件(这方面目前国内工程师对EMC器件理解和应用经验还比较欠缺)解决。 在线路设计中,关于传输线(包括微带线,带状线,同轴线,波导等)的设计理论和设计公式已经在各种书籍中都有介绍。工程师在线路设计时必须要求具有丰富的传输线和微波理论知识,本文主要讨论怎样利用相关软件在设计前期对系统进行PCB阻抗计算和波形分析,EMC频谱分析,进行EMC预设计,避免因为电磁兼容导致设计返工和开发周期的延长。 整个步骤分一下几步: 1.首先,针对具体高速电路的输出阻抗决定传输线的输出阻抗,利用软件计算出传输线的具体尺寸。例如,可以利用阻抗计算软件CIT25,选择具体的传输线结构,通过软件决定传输线的具体尺寸。具体如下图: 图1 2.确定驱动电路的工作频率和占空比以及上升和下降时间等波形参数,传输线的长度,驱动芯片(是TTL类型还是CMOS类型)的输出阻抗,接收芯片的输入阻抗等参数,利用相关软件仿真出波形的失真情况,再选取相关的EMC元件进行仿真,举例如下: 图2 从图2可以看出,传输线阻抗为50欧姆,长度为100mm而驱动芯片的输出阻抗为12欧姆,阻抗不匹配,仿真后的结果如下: 图3 从上图可以看出,波形振鈴非常严重,如果将传输线阻抗改为12欧姆,即源阻抗匹配,结果波形如下: 图4 从图上可以看出,波形非常理想。 由于不匹配的传输线长度越长,波形失真越严重,因此,如果,工程设计上很难完全匹配,那么也必须保证传输线尽量短,图3中阻抗不匹配的传输线为100mm,如果将线长改为20mm,仿真波形如下图: 图5 从图5可以看出,将传输线长度从100mm改为20mm以后,波形质量明显改善,仅仅有很小的过充尖峰。 如果在长度和匹配方面都有很大的设计难度,那么可以通过磁珠和三端EMI滤波器解决,如下图: 图6 从图6可以看出,由于传输线不匹配以及线长过长导致的波形振荡通过在输出端串联一个120欧姆的磁珠以后波形大为改善(黑色曲线为加磁珠前的曲线,蓝色为加了120欧姆的磁珠以后的波形)。 同时,该软件还可以仿真所使用器件的Q曲线特性,S散射参数,史密斯圆图,极坐标曲线等,方便工程师进行选用,确保整个电路设计的优化。 对于EMC电磁兼容方面的评估可以通过HyperLynx Simulation Software进行仿真,如下图: 图7 从图上可以看出,如果IC模型为快速上升的高速IC,从示波器上反应出波形已经严重失真,电磁兼容水平限制线包括FCC(联邦通讯委员会),CISPR(国际无线电抗干扰委员会)以及日本标准VCCI等,频谱图上可以看出,电磁干扰严重超标,如果选取速度较低的IC模型,可以看出,波形失真较小,噪声水平明显降低,达到了电磁兼容的测试要求,如下图所示: 图8 以上讨论了电路设计过程中怎样利用软件工具进行匹配电路的设计和电磁兼容方面的软件仿真,由于篇幅和时间有限,未对电磁兼容和微波传输线的具体理论进行深入的分析。不妥之处敬请见谅,同时欢迎广大工程师能够同我进行技术交流。

文档评论(0)

小教资源库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档