网站大量收购闲置独家精品文档,联系QQ:2885784924

电子科技大学数字逻辑设计及应用课件 第七章(1).1.ppt

电子科技大学数字逻辑设计及应用课件 第七章(1).1.ppt

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 时序逻辑设计原理 锁存器和触发器 同步时序分析 同步时序设计 基本概念 逻辑电路分为两大类: 组合逻辑电路(combinational logic circuit) 时序逻辑电路(sequential logic circuit) 7.1 双稳态元件 亚稳态特性 7.2 锁存器与触发器 —— 是大多数时序电路的基本构件 锁存器(Latch) 根据输入,直接改变其输出(无使能端) 有使能端时,在时钟信号的有效电平之内都可根据数据直接改变其输出状态 触发器(Flip-Flop,F/F) 只在时钟信号的有效边沿改变其输出状态 7.2 锁存器与触发器 S-R锁存器 具有使能端的S-R锁存器 D锁存器 边沿触发式D触发器 具有使能端的边沿触发式D触发器 扫描触发器 主从式触发器(S-R、J-K) 边沿触发式J-K触发器 T触发器 S-R锁存器 S-R锁存器 S-R锁存器 S-R锁存器 S-R锁存器的功能描述 S-R锁存器的功能描述 S-R锁存器的动作特点 输入信号在全部有效电平内,都能直接改变锁存器的状态(直接置位-复位触发器) 输入端需遵守约束条件 抗干扰能力最低 当S=R=1,然后同时取消时 S和R端输入信号脉冲宽度过小 S和R端输入信号同时取反 S - R锁存器(latch) 具有使能端的S-R锁存器 D锁存器 D锁存器的功能描述 锁存器的应用 锁存器的应用 《数字逻辑》期中考试安排 时间:11月6日 星期六 下午 14:30~16:30 地点: 1~70 人文 301 71~105 人文 225 106~120 人文 116 * * 数字逻辑设计及应用 任何时刻的输出仅取决与当时的输入 任一时刻的输出不仅取决与当时的输入, 还取决于过去的输入序列 电路特点:无反馈回路、无记忆元件 电路特点:有反馈回路、有记忆元件 思考:能否只用一片1位 全加器进行串行加法?? C1 S0 X0 Y0 C0 X Y CI CO S X Y CI CO S X Y CI CO S C 0 S0 S1 Sn X0 Y0 X1 Y1 Xn Yn 串 行 加 法 器 C1 C2 X Y CI CO S C2 S1 X1 Y1 C1 反馈 利用反馈和时钟控制 C3 S2 X2 Y2 C2 暂存 X Y CI CO S Ci+1 Si Xi Yi Ci X Y CI CO S X Y CI CO S X Y CI CO S C 0 S0 S1 Sn X0 Y0 X1 Y1 Xn Yn 串 行 加 法 器 C1 C1 时钟控制 需要具有记忆功能的逻辑单元,能够暂存运算结果。 利用反馈和时钟控制 Q Q_L 1 1 0 0 Q Q_L 电路有两种稳定状态:Q = 1 ( 1态 ) 和 Q = 0 ( 0态 ) —— 双稳电路(bistable) 只要一接电源,电路就随机出现两种状态 中的一种,并永久地保持这一状态。 0 0 1 1 Vin1 Vout1 Vin2 Vout2 Vout2 Vin2 = Vin2 = Vout2 稳态 stable 亚稳态 metastable Q Q_L Vin1 Vout1 Vin2 Vout2 所有的时序电路对亚稳态都是敏感的 稳态 稳态 亚稳态 随机噪声会驱动工作于亚稳态点的电路转移到一个稳态的工作点上去 Q Q_L 从一个“稳态”转换到另一个“稳态” 需加一定宽度的脉冲(足够的驱动) Q QL R S (1)S = R = 0 电路维持原态 工作原理: 0 0 Q QL 或非门 ? 非门 Qn+1 = Qn QLn+1 = QLn 新 态 原 态 Q QL R S 工作原理: 1 0 (2)S = 0, R = 1 a. 原态:Qn=0,QLn=1 0 1 新态:Qn+1=0,QLn+1=1 b. 原态:Qn=1,QLn=0 新态:Qn+1=0,QLn+1=1 锁存器清0:Qn+1=0 QLn+1=1 即使S,R无效(=0) 锁存器仍能锁定0态 Reset 1 0 (a) Q QL R S 1 0 0 1 (b) 0 0 1 0 1 Q QL R S 工作原理: 0 1 (3)S = 1, R = 0 a. 原态:Qn=1,QLn=0 1 0 新态

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档