网站大量收购独家精品文档,联系QQ:2885784924

串行通信电路的设计资料.docVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. PAGE . 串行通信电路的设计 1串行通信电路 1.1设计目的 (1)掌握串行通信电路的构成、原理与设计方法; (2)熟悉QuartusII的仿真方法。 1.2基本要求 (1)发方实现8bit码字的并串转换,使用单一电缆发送信号,收方实现串并转换后输出; (2)并行输出端的8bit寄存器; (3)收方数据是否已准备好指示输出端。 1.3发挥部分 (1)加密通信; (2)串行发/收端口FIFO缓存; (3)发/收方奇偶校验位生成/检测; (4)其他。 2设计过程及论文的基本要求 2.1设计过程的基本要求: (1)基本部分必须完成,发挥部分可以在已给的范围或自己寻找资料的范围内任选; (2)符合要求的设计报告一份,其中包括逻辑电路图、实际接线图各一份; (3)设计题目必须仿真通过,设计过程的资料草稿上交; (4)成绩的组成:考勤、每天任务的完成工作量、答辩情况、报告; 2.2课程设计论文的基本要求: (1)蓝黑色或黑色钢笔或碳素笔书写,不允许用圆珠笔。项目齐全、字迹工整,有条件的可以打印。 (2)装订顺序:封面、任务书、成绩评定表、中文摘要、关键词、目录、正文(正文的具体要求按老师讲课要求)、总结及致谢、参考文献、附录(逻辑电路图与实际接线图)。 中文摘要 串行通信电路是为了实现数据传输的方便而设计的一种电路,将八位数据通过八位加法器使要传送的数据同时加上一个数,而这个数是通过两片计数器组成的时钟电路实现的,并且此时钟电路不断的对输入数据进行加法运算,实现数据的加密计算。并行变串行是通过数据选择器使八位的加密数据通过74151实现数据的串行传送,从而实现电路的功能。串行数据变并行数据,将串行数据送到移位寄存器中,控制移位寄存器的时钟脉冲,使数据能够从移位寄存器的八个输出端口输出,但一定要控制好当移位寄存器有时钟脉冲作用时,所选出的数据恰好是加密后的八位并行数据,为后面的解码部分做准备。解密电路是利用时钟电路和加法器。不过,是将加法器的CIN端置高电平,实现的是减法运算,还有就是时钟电路输出的要是加密时钟输出数据的反码,这样才能实现数据的解密。另外,数据解密是解密时钟电路的CP脉冲一定要和加密时钟脉冲的CP脉冲一致,才能确保电路的正确性。数据输出电路的设计是将解密电路解密后的数据,送到寄存器中。控制寄存器的脉冲实现数据的输出。 数字电子技术的迅速发展,为人们的文化、物质生活提供了优越的条件,空调、电子计算机等,都是典型的技术应用实例。计算机的普及,为大学生提供很好的学习平台。经过对数字电子技术基础一学期的学习,掌握了一些理论上的知识。而课程设计正好帮我们好好的整理和实践了这些知识。 目录 TOC \o 1-3 \h \z \u 课程设计任务书 I 数字电子技术 课程设计成绩评定表 III 中文摘要 IV 1 设计任务描述 1 1.1设计题目:串行通信电路 1 1.2设计要求: 1 1.2.1设计目的: 1 1.2.2基本要求: 1 1.2.3发挥部分: 1 2 设计思路 2 3设计方框图 3 4 各部分电路设计及调试 4 4.1并行数据加密 4 4.2加密数据并行变串行模块 4 4.3串行变并行电路设计 5 4.4解密电路 6 4.5数据输出电路 7 5 串行通信电路过程分析 8 5.1串行通信电路的总电路图 8 5.2电路图的工作过程分析 8 5.2.1并行数据加密工作过程分析 8 5.2.2数据变换为串行数据电路工作过程分析 9 5.2.3串行变并行电路的工作过程分析 9 5.2.4解密电路电路的工作过程分析 10 5.25输出电路的工作过程分析 10 6 元器件清单 12 7 主要元器件介绍 13 小结 16 致谢 17 参考文献 18 附录A 串行通信总电路 19 . . 1 设计任务描述 1.1设计题目:串行通信电路 1.2设计要求: 1.2.1设计目的: (1)掌握串行通信电路的构成、原理与设计方法; (2)熟悉QuartusII的仿真方法。 1.2.2基本要求: (1)发方实现8bit码字的并串转换,使用单一电缆发送信号,收方实现串并转换后输出 (2)并行输出端的8bit寄存器; (3)收方数据是否已准备好指示输出端。 1.2.3发挥部分: (1)加密通信。 2 设计思路 根据此次课程设计的目的,串行通信电路是将8bit的并行数据通过加密等过程,进行串行输送,在进行解码和串行数据变并行数据,最后输出。 我的设计思路就是:(1)加密模块:将八位数据通过八位加法器使要传送的数据同时加上一个数,而这个数是通过两片计数器组成的时

文档评论(0)

ygxt89 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档