第五章计算机组成原理.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【课后习题1、2、3、6、8、10、11】 CPU功能:指令控制、操作控制、时间控制、数据加工。 CPU中主要寄存器6种(名称、缩写、功能) 在CPU中至少要有六类寄存器:数据缓冲寄存器(DR)、指令寄存器(IR)、程序计数器(PC)、地 址寄存器(AR)、通用寄存器(R0~R3)、状态条件寄存器(PSW),并且根据需要,可以扩充其数目。 ◆数据缓冲寄存器DR用来暂时存放ALU的运算结果或由数据存储器读出的一个数据字,或来自外部接 口的一个数据字。 ◆指令寄存器IR用来保存从存储器中取出的当前正在执行的一条指令。 ◆程序计数器PC确定下一条指令的地址,保证程序能够连续地执行下去。 ◆数据地址寄存器AR用来保存当前CPU所访问的数据cache存储器(简称数存)单元的地址。 ◆通用寄存器R0~R3的功能是:当算术逻辑单元执行算术或逻辑运算时,为ALU提供一个工作区。 ◆状态条件寄存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。 3、概念【指令周期、CPU周期、机器周期、时钟周期】 指令周期:CPU从内存取出一条指令并执行完这条指令的时间总和。由于指令功能的不同导致指令周期 是不尽相同的。(取指时间+执行指令时间) CPU周期:又称机器周期,CPU访问内存所花的时间较长,因此用CPU从内存读取一条指令字的所需的 最短时间来定义。 时钟周期:通常称为节拍脉冲或T周期。一个CPU周期包含若干个时钟周期T。 4.方框图语言表示指令周期。例题1。 知识点:5.2.7 用方框图语言表示的指令周期 方框 代表一个CPU周期,方框中的内容表示数据通路的操作或某种控制操作。 菱形 通常用来表示某种判别或测试,不过时间上它依附于紧接它的前面一个方框的CPU周期, 而不单独占用一个CPU周期。公操作符号“~”,表示一条指令已执行完毕,转入公操作。 数据缓冲寄存器用来暂时存放由内存储器读出的一条指令或一个数据字;反之,当向内存存入一条指令或一个数据字时,也暂时将它们存放在数据缓冲寄存器中。 指令寄存器用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存取到缓冲寄存器中,然后再传送至指令寄存器。指令寄存器中操作码字段的输出就是指令译码器的输入。操作码一经译码后,即可向操作控制器发出具体操作的特定信号。 程序计数器用来确定下一条指令的地址。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC;当执行指令时,CPU将自动修改PC的内容,以便使其保持的总是将要执行的下一条指令的地址;当遇到转移指令如JMP指令时,下一条从内存取出的指令将由转移指令来规定,因此程序计数器的结构应当是具有寄存信息和计数两种功能的结构。 地址寄存器用来保存当前CPU所访问的内存单元的地址。 累加寄存器AC通常简称为累加器,其功能是:当运算器的算术逻辑单元(ALU)执行算术或逻辑运算时,为ALU提供一个工作区。累加寄存器暂时存放ALU运算的结果信息。显然,运算器中至少要有一个累加寄存器。 状态条件寄存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容,如运算结果进位标志(C),运算结果溢出标志(V),运算结果为零标 志(Z),运算结果为负标志(N)等等。 例:用方框图表示 ADD A 指令周期流程图 例: 用方框图表示 STA B指令周期流程图 课本P139例题1 例1 图5.15所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W#W信号控制)它既存放指令又存放数据,AR为地址寄存器,DR为数据寄存器,ALU由加、减控制信号决定完成何种操作。 双总线结构机器的数据通路 加法和减法指令周期操作流程图 5.4微程序控制器基本思想 概念: 微命令:控制部件向执行部件发出的各种控制命令叫作微命令,它是构成控制序列的最小单位。 微操作执行部件接受微命令后所进行的操作(微操作在执行部件中是最基本的操作) 微指令:在机器的一个CPU周期中,一组实现一定操作功能的微命令的组合,构成一条微指令。 微程序:一系列微指令的有序集合。 相斥性微操作:不能在同时或不能在同一个CPU周期内并执行的微操作。 相容性微操作:在同时或在同一个CPU周期内可以并行执行的微操作。 5.4.4 微程序设计技术 微程序控制器的组成? 机器指令与微指令的关系? 微命令编码方式? 直接表示法、编码表示法、混合表示法 流水线过程中三种相关冲突:资源相关、数据相关、控制相关。 第八章:CPU对外围设备的管理方式:①程序查询方式、②程序中断方式、③DMA方式、④通道方式。 ⑤外围处理机方式

文档评论(0)

kfcel5889 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档