FIFO原理及相关程序.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FIFO 先进先出存储器实验 一.实验目的 了解及掌握先进先出(FIFO)存储器的工作特性及其读写方法。 二.实验设备 1.TDN-CM+或TDN-CM++教学实验系统一台。 2.PC 微机一台。 三.实验原理 本实验用isp1032 芯片来实现一个简单的8 位×4 的FIFO,其信号引脚如图3.7-1: 图3.7-1 定义FIFO 在1032 中对应的管脚 其各信号的功能为: EMPTY:FIFO 存储器为空标志,高电平有效。 FULL:FIFO 存储器满标志,高电平有效。 RST :清FIFO 存储器为空。 FIFOWR:FIFO 存储器写入信号,低电平有效。 FIFORD:FIFO 存储器读信号,低电平有效。 ID0~ID7:FIFO 存储器输入数据线。 OD0~OD7:FIFO 存储器读出数据线。 各信号后的括号内的数字为本设计在CPLD 中定义的相应的管脚号。 此8 × 4 FIFO 的内部逻辑图如下图3.7-2: 图3.7-2 FIFO 内部逻辑图 四.实验步骤 (1)编写cpld 芯片设计程序 按照上述功能要求及管脚说明,进行CPLD 芯片设计。 (2)编译所设计的程序,并将生成的JEDEC 文件下载至ISPLSI1032 中。 (3)按图3.7-3 实验连线图接线。 (4)实验操作步骤 接线图中OO1 、OO2、OOE1、OOE2、OOEE1、OOEE2 是六个观察记数的指示灯,其 中OO1、OO2 是写信号记数,OOE1、OOE2 是读信号记数,OOEE1、OOEE2 是FIFO 中的 数据个数。FULL 及EMPTYy 是满和空标志灯。 实验时,将SWITCH UNIT 单元中的SW-B 开关置为“0”,然后拨动系统右下脚的CLR 清零开关使读、写信号记数清零。给INPUT DEVICE 单元中置一个数,按动START ,此时 将该数写入到FIFO 中,依次写四次后,FULL 满标志置位。此时再也写不进去;然后连续按 动KK2-读信号,将顺序读出所存的四个数,数据总线显示灯及OUTPUT UNIT 单元中的数 码管显示所读出的数据。四个数全部读出后,EMPTYy 空标志置位。检查执行结果是否与理 论值一致。 图3.7-3 FIFO 实验接线图

文档评论(0)

smashing + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档