- 1、本文档共7页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
74HC595芯片简介及控制数码管设计思路
卢卫东总结
74HC595芯片是一种串入并出的芯片,在电子显示屏制作当中有广泛的应用。
74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、关、断状
态。
1)简单介绍
特点: 8位串行输入、8位串行或并行输出、存储状态寄存器,三种状态
输出寄存器可以直接清除100MHz的移位频率输出能力并行输出,总线驱动
串行输出;
标准中等规模集成电路应用串行到并行的数据
转换Remotecontrolholdingregister.描述
595是告诉的硅结构的CMOS器件,兼容低电压
TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三
态输出功能。移位寄存器和存储器是分别的时
钟。数据在SHcp(即下图的SCK,卢卫东注)的
上升沿输入,在STcp(即下图的RCK,卢卫东注)
的上升沿进入的存储寄存器中去。如果两个时钟
连在一起,则移位寄存器总是比存储寄存器早一个脉冲。移位寄存器有一个串行
移位输入Ds(即下图中的SI,卢卫东注),和一个串行输出Q7’(即下图中的
QH,卢卫东注),和一个异步的低电平复位,存储寄存器有一个并行8位的,具
备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。
CPD决定动态的能耗,PD=CPD×VCC×f1+∑(CL×VCC2×f0)F1=输入频
率,CL=输出电容f0=输出频率(MHz)Vcc=电源电压引脚说明符号引脚描述
结合引脚说明就能很快理解595的工作情况(串行输入,并行输出)
2)74HC595引脚图,管脚图
________
QB--|1 16|--Vcc
QC--|2 15|--QA
QD--|3 14|--SI
QE--|4 13|--/G[OE]
QF--|5 12|--RCK
QG--|6 11|--SRCK[SCK]
QH--|7 10|--/SRCLR[SCLR]
GND-|8 9|--QH[SQH]
|________|
74595的数据端:
QA--QH:八位并行输出端,可以直接控制数码管的8个段。
QH:级联输出端。我将它接下一个595的SI端。
SI: 串行数据输入端。
3)74595的控制端说明:
/SRCLR(10脚):低点平时将移位寄存器的数据清零。通常我将它接Vcc。
SRCK(11脚,移位寄存器的时钟脉冲输入口):上升沿时将把SI口的数据移入内
部寄存器中,数据寄存器的数据移位。QA--QB--QC--...--QH;下降沿移位
寄存器数据不变。(脉冲宽度:5V时,大于几十纳秒就行了。我通常都选微秒
级)
RCK(12脚,存储寄存器的时钟脉冲输入口或锁存时钟输入):上升沿时内部移位
寄存器的数据移入存储寄存器,下降沿时存储寄存器数据不变。(通常我将RCK
置为低电平,)当移位结束后,在RCK端产生一个正脉冲(5V时,大于几十纳
秒就行了。我通常都选微秒级),更新显示数据。
/G(13脚):高电平时禁止输出(高阻态)。如果单片机的引脚不紧张,用一个
引脚控制它,可以方便地产生闪烁和熄灭效果。比通过数据端移位控制要省时省
力。
注:
1)74164和74595功能相仿,都是8位串行输入转并行输出移位寄存器。74164
的驱动电流(25mA)比74595(35mA)的要小,14脚封装,体积也小一些。
2)74595的主要优点是具有数据存储寄存器,在移位的过程中,输出端的数据可
以保持不变。这在串行速度慢的场合很有用处,数码管没有闪烁感。
与164只有数据清零端相比,595还多有输出端时能/禁止控制端,可以使输出
为高阻态。
3)595是串入并出带有锁存功能移位寄存器,它的使用方法很简单,在正常使用
时SCLR为高电平,G为低电平。从SER每输入一位数据,串行输595是串入并
出带有锁存功能移位
文档评论(0)