- 1、本文档共7页,其中可免费阅读3页,需付费180金币后方可阅读剩余内容。
- 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
- 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《电子设计自动化》课程教案——Teach06
教学
课题
VHDL结构与要素
教学
学时
4 学时
第 5、6 次课 共 10 次课
教学目标
应知
子程序、VHDL程序包的使用
应会
掌握VHDL程序的基本结构
理解实体、结构体、端口的功能作用
掌握VHDL文字规则、数据类型、进程语句结构
教学
重点
实体、结构体描述;VHDL文字规则、数据类型、VHDL操作符、进程语句结构
教学
难点
进程语句结构;VHDL程序包
教学
方法
系统地介绍VHDL结构、语句及语言规则,使学生对VHDL程序设计的整体结构有一个系统的认识和掌握
本次课重点突出讲解结构体描述及子程序的使用。
内
文档评论(0)