- 1、本文档共23页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
五、思考题 1、为什么异或门可用作非门,如何使用? 为什么异或门是可控反相器? 2、为什么CMOS集成门电路多余输入端 不能悬空? 下次实验预习报告 1、用74LS139及LED指示器学习二进 制译码器的功能。 2、学习74LS148优先编码器的功能。 3、利用74LS151构成逻辑函数。 * * 常用数字逻辑门电路的研究 实验目的 实验原理 实验内容 注意事项 熟悉CMOS常用门电路的逻辑符号及逻辑功能; 2. 测量逻辑门电路的时延参数; 3. 了解三态门和集电极开路门的功能。 一、实验目的? 实验目的 实验原理 实验内容 注意事项 国外 国标 异或门 与非门 或门 与门 非门 标准 几种常用逻辑门的逻辑符号比较示例 实验目的 实验原理 实验内容 注意事项 二、实验原理 1. CMOS常用门电路 CD4001 引脚图 F=A+B 四2 输入或非门 实验目的 实验原理 实验内容 注意事项 CD4011 引脚图 F= AB 四2 输入与非门 实验目的 实验原理 实验内容 注意事项 CD4069 引脚图 F= A 六反相器 实验目的 实验原理 实验内容 注意事项 VDD VSS CD4070 引脚图 F= A⊕B=AB+AB 四异或门 实验目的 实验原理 实验内容 注意事项 VSS VDD 三态输出门是一种特殊的门电路,它的输出除了具有一般的两种状态,即输出电阻较小的高、低电平状态(低阻态)外,还具有第三种输出状态—高阻状态,又称为禁止态。处于高阻状态时,电路与负载之间相当于开路。 2、三态输出门 实验目的 实验原理 实验内容 注意事项 三态输出门 74LS125 引脚图 E=0,为工作状态,E=1,为禁止状态。 实验目的 实验原理 实验内容 注意事项 3. 集电极开路门 OC门是另一种特殊的门电路,在工作时输出端必须通过外接电阻R和电源相连接,以保证输出电平符合电路要求。而外接电阻R的选择要受到一定的限制。 实验目的 实验原理 实验内容 注意事项 (1)实现逻辑电平的转换,以驱动发光二 极管、继电器等多种数字集成电路; (2)实现多路信息采集,使两路以上的信 息共用一个传输通道(总线); (3)利用电路的“线与”特性完成某些特定 的逻辑功能。 实验目的 实验原理 实验内容 注意事项 OC门的应用主要有以下三个方面: 集电极开路门 74LS03 引脚图 实验目的 实验原理 实验内容 注意事项 三、实验内容 1、信号波形的测试 用信号源产生2KHZ方波,调整幅度,用示波器实测峰峰值为4V,画出此波形。再用信号源产生2KHZTTL信号,画出此波形,并与方波信号比较,得出相应结论。 实验目的 实验原理 实验内容 注意事项 方波 TTL TTL信号和方波信号: 实验目的 实验原理 实验内容 注意事项 2、熟悉CMOS常用门电路,并验证逻辑功能。 1 1 0 1 1 0 0 0 引脚 ( ) 引脚 ( ) 引脚( ) 输 出 输 入 指示灯 逻辑开关 (1)对异或门CD4070逻辑功能的测试 用逻辑箱观测4070的逻辑功能并完成下表 实验目的 实验原理 实验内容 注意事项 VDD VSS 输入 (2)CD4070处于工作状态,并且使4070的1脚接高电平,2脚接频率为2KHZ的TTL信号,用双踪示波器观察4070的2脚和3脚信号。画出这两个波形图,标出信号周期、幅度和两信号的相位关系。 实验目的 实验原理 实验内容 注意事项 输出 3、逻辑门电路时延参数的测量 利用六反相器CD4069测量逻辑门电路的时延参数。将CD4069中的六个非门依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器测量输入、输出的相位差,计算每个门的平均传输延迟时间的tpd 的值。 实验目的 实验原理 实验内容 注意事项 VSS VDD 六反相器CD4069逻辑门电路的时延参数 时延参数包括:上升时间、下降时间、传播延迟等。 传播延迟是指从输入信号变化
文档评论(0)