- 1、本文档共55页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验4 数据选择器的仿真分析 实验内容:用8选一的数据选择器设计一个表决电路 电路功能:电路有3个输入变量A、B、C和一个控制变量M。M=0 ,电路实现“意见一致”功能(ABC全部同意时,表决通过,否则表决不通过);M=1,实现“多数表决”功能。(ABC中多数同意,则表决通过。 设计要求:用开关产生M信号。用字信号发生器产生地址,用指示灯指示表决结果,并用逻辑分析仪观察所有输入输出信号。 作业:用译码器设计一位全加器 基本要求: 1、自动生成译码器的地址输入 2、用相应的显示器件指示出和及进位的状态。 扩展要求:显示加数、被加数、来自低位的进位的状态。 实验5 组合逻辑电路的综合练习 1、设计一个余3码转换成8421码的电路 要求:能够显示输入代码和输出代码 2、用双四选一数据选择器实现全加器 要求:能够显示输入位和输出为的变化 3、设计一位余8421码的求和电路 要求:能够显示输入代码和输出代码 实验6 触发器电路仿真分析 触发器:具有记忆功能的存储器件,是构建时序逻辑电路的最基本单元。 触发器(trigger)是个特殊的存储过程,它的执行不是由程序调用,也不是手工启动,而是由事件来触发 种类:RS触发器、D触发器、JK触发器、T触发器 1. 基本触发器 由两个与非门交叉耦合构成。 电路如图 7.6 触发器电路仿真分析 D触发器:时钟类触发器。 功能:置位、复位。 在时钟信号作用下,输入端D的状态(1或0),使输出端置位或复位。 D触发器逻辑符号 D触发器功能表 D Qn Qn+1 0 0 0 0 1 0 1 0 1 1 1 1 D触发器逻辑符号 7.6 触发器电路仿真分析 D触发器仿真 信号源: 7.6 触发器电路仿真分析 JK触发器 时钟类触发器 功能:保持、置0、置1、翻转。 在时钟信号作用下,输入端J、K的状态(1或0),使输出端保持、置位、复位、翻转。 功能表 逻辑符号 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 (Qn) 7.6 触发器电路仿真分析 JK触发器仿真 7.6 触发器电路仿真分析 触发器是构建时序逻辑电路的基本组成部分 触发器种类多,但常用只有D触发器、JK触发器 用触发器构成的时序电路分析 构建电路 时钟源 分段线性源 逻辑分析仪 7.7 时序电路设计与仿真分析 时序逻辑电路由组合逻辑电路和存储电路(触发器)组成,并在时钟信号控制下工作。 常用时序电路有:寄存器、移位寄存器、计数器、顺序脉冲发生器、序列信号发生器。 7.7.1 十进制加减计数器74LS192 带预置输入的十进制加减可逆计数器 【设计】用74LS192设计一个二十五进制减计数器。 7.7 时序电路设计与仿真分析 7.7.2 双向移位寄存器74LS194 4位双向通用移位寄存器器 【设计】用74LS194设计一个流水灯电路。 7.7 时序电路设计与仿真分析 7.7.3 序列信号发生器电路设计 序列信号:串行数字信号 序列信号发生器:能产生序列信号的电路 构成方法:触发器+门电路;计数器+数据选择器 【设计】用计数器74LS161和数据选择器74LS151设计一个8位序列信号发生器。 7.8 555定时器设计与仿真分析 RST 复位,低电平有效 DIS 放电输出,集电极开路 THR 高触发输入端 TRI 低触发输入端 CON 电压控制输入端 OUT 输出端 7.8 555定时器设计与仿真分析 555定时器构建施密特触发器(施密特反相器) 直流偏置电压设为2.5V 7.8 555定时器设计与仿真分析 555定时器构建单稳态触发器 7.9 模-数和数-模转换器的仿真分析 ADC和DAC已经成为计算机系统不可缺少的接口电路。 7.9.1 ADC构成及仿真分析 ADC:将模拟信号转为一组相应二进制数码。 ADC种类很多: 直接型 间接型 【例】8位ADC仿真 Place/Mixed/ADC_DAC/ADC 7.9 模-数和数-模转换器的仿真分析 选取8位ADC 7.9 模-数和数-模转换器的仿真分析 引脚介绍: Vin 输入模拟电压 Vref+ 参考电压+,与Vref-之差是满度电压 Vref- 参考电压 SOC 时钟脉冲端 OE 转换使能端 D0~D7 二进制数码,排列顺序为D7~D0 EOC 转换结束信号,高电平表明转换结束 7.9 模-数和数-模转换器的仿真分析 灯亮表示1, 灯灭表示0, 转换的2进制码 验算: 电压为4V 满度电压5V 4/5 = x/255
文档评论(0)