- 1、本文档共41页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MSP430F4XX 中文技术手册
MSP430X41X混合信号微控制器
● 低电压范围:1.8 V . . . 3.6 V ● 超低功耗:
– 活动模式: 1 MHz, 2.2 V时为200 μA
– 待机模式: 0.7 μA
– 掉电模式:(RAM数据保持): 0.1 μA ● 五种省电模式。
● 从待机到唤醒模式响应时间不超过6μS
● 频率锁相环:FLL+。
● 16位精简指令系统,指令周期125ns。
● 带有三个或5个捕获/比较寄存器的16位定时器(Timer_A )。
● 集成96段LCD驱动器。
● 片内集成比较器。
● 串行在线可编程,无需提供外部编程电压。
● 可编程的安全熔丝代码保护措施。
● 闪烁存储器,器件具有bootstrap程序装载器。 ● 该系列产品包括:
– MSP430F412: 4KB + 256B Flash Memory,256B RAM;
– MSP430F413: 8KB + 256B Flash Memory,256B RAM;
– MSP430F415: 16KB + 256B Flash Memory,512B RAM;
– MSP430F417: 32KB + 256B Flash Memory,1KB RAM;
● 64脚QFP/QFN封装形式。
产品描述:
TI公司的MSP430系列是一个特别强调超低功耗的单片机品种,很适合应用于采用电池供电的长时间工作场
合。在这个系列中有很多个型号,它们是由一些基本功能模块按不同的应用目标组合而成。MSP430系列的CPU
采用16位精简指令系统,集成有16位寄存器和常数发生器, 发挥了最高的代码效率。它采用数字控制振荡器
(DCO),使得从低功耗模式到唤醒模式的转换时间小于6 μs. 其中MSP430x41x 系列微控制器设计有一个16
位定时器,一个比较器,96段LCD驱动器和48个通用I/O引脚。
典型应用:
捕获传感器的模拟信号转换为数据加以处理后发送到主机。其中芯片中的比较器和定时器是工业仪表、
计数装置和手持式仪表等产品设计中的理想选择。
1/41
MSP430F4XX 中文技术手册
可选型号
封装形式PLASTIC 64-PIN 封装形式PLASTIC TA QFP (PM) 64-PIN QFN (RTD)
-40℃—85℃
MSP430C412IPM
MSP430C413IPM
MSP430F412IPM
MSP430F413IPM
MSP430F415IPM
MSP430F417IPM
MSP430C412IRTD§
MSP430C413I RTD§
MSP430F412I RTD
MSP430F413I RTD
MSP430F415I RTD§
MSP430F417I RTD§
MSP430X412、MSP430X413引脚定义:
2/41
MSP430F4XX 中文技术手册
MSP430X415、MSP430X417引脚定义:
MSP430x412、MSP430x413功能模块图如下:
3/41
MSP430F4XX 中文技术手册
MSP430x415、MSP430x417功能模块图如下:
MSP430x412、MSP430x413引脚功能
引脚名称编号 I/O 描述
AVCC 64 模拟正电源端,向电压检测电路, brownout, 晶体震荡电路, 锁频环电路,
比较器A,端口1,以及液晶分压电阻网络供电,上电不必早于DVCC.
AVSS 62 内部连接于 DVSS
DVCC 1 数字正电源端,提供所有部件电源(由 AVCC 供电的除外)
DVSS 63 数字地,所有部件的接地(通过AVCC/AVSS. 供电的除外)
NC 7,10,11 空脚
P1.0/TA0 53 I/O 通用数字I/O/定时器_A. 捕获方式:CCI0A 输入, 比较方式: Out0 输出
P1.1/TA0/MCLK 52 I/O 通用数字I/O/定时器_A. 捕获方式:CCI0B 输入/MCLK 输出, 注意:在这
个引脚上,TA0 只能输入,
P1.2/TA1 51 I/O 捕获方式: CCI1A 输入, 比较方式:Out1 输出
P1.3/SVSOut 50 I/O 通用数字l I/O /SVS: SVS 比较器的输出端
P1.4 49 I/O 通用数字 I/O
P1.5/TACLK/ ACLK 48 I/O 通用数字 I/O / 定时器A 输入时钟/ ACLK 输出
P1.6/CA0 47 I/O 通用数字I/O/比较器A 输入脚 P1.7/CA1 46 I/O 通用数字I/O/比较器A 输入脚
P2.0/TA2 45 I/O 通用数字I/O/定时器_A. 捕获方式: CCI2A 输入, 比较方式: Out2 输
文档评论(0)