半加器和全加器及其应用.docx

  1. 1、本文档共9页,其中可免费阅读3页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二半加器和全加器及其应用实验二半加器和全加器及其应用实验二半加器和全加器及其应用一实验目的掌握全加器和半加器的逻辑功能熟悉集成加法器的使用了解算数运算电路的结构二实验设备数字电路试验箱三实验原理半加器半加为半减能实现两个一位二进制数的算术加法及向高位进位而不考虑低位进位的逻辑电路它有两个输入端两个输出端半加器电路是指对两个输入数据位进行加法输出一个结果位和高位的进位不考虑输入数据的进位的加法器电路是实现两个一位二进制数的加法运算电路数据输入被加数加数数据输出和数半加和进位同理能对两个位二进制

实验二 半加器和全加器及其应用 实验二 半加器和全加器及其应用 实验二 半加器和全加器及其应用 一、 实验目的 掌握全加器和半加器的逻辑功能。 熟悉集成加法器的使用。 了解算数运算电路的结构。 二、 实验设备 1. 数字电路试验箱; 2. 74LS00 , 74SL86 。 三、 实验原理 半加器 (m =0 半加, m=1 为半减) 能实现两个一位二进制数的算术加法及向高位进位, 而 不考虑低位进位的逻辑电路。 它有两个输入端,两个输出端。 半加器电路是指对两个输入数据位进行加法, 输出一个 结果位和高位的进位,不考虑输入数据的进位的加法器电 路。 是实现两个一位二进制数的加法运算电路。 数

文档评论(0)

152****9471 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6154030023000021

1亿VIP精品文档

相关文档