- 1、本文档共3页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Intel 9 系列芯片组上电时序与信号解释
一、不支持深度睡眠,从 G3/S5 到 S3/S0 状态时序图 :
VCCRTC :桥的 RTC 电路供电,以保存CMOS 参数。
RTCRST#:桥的 RTC 电路的复位信号,3V 以上高电平 ,相比6\7 系列。
32.768KHz :桥旁边的32.768KHz 晶振,桥给晶振供电,晶振提供频率给桥。
VCCDSW3_3: 桥的深度睡眠待机电压(Deep Sleep Well ),3.3V。不支持深度睡眠时,此电压与VCCSUS3_3 连
一起。
DPWROK: 桥的深度睡眠待机电压好,电压为 3.3V。不支持深度睡眠时,此信号与 RSMRST#连一起。
SLP_SUS#:桥发出的深度睡眠状态指示信号,可用于控制浅睡眠待机电压(如VCCSUS)的开启和关闭。不支持深度
睡眠时,SLP_SUS#悬空。
VCCSUS3_3: 桥的浅睡眠待机供电,3.3V。
RSMRST#:桥的浅睡眠待机电压好,3.3V
SUSCLK: 桥发出的 32.768KHz 时钟,但不一定被主板采用。
PWRBTN#:桥收到的下降沿触发信号,3.3V—0V—3.3V ,通知桥可以退出睡眠状态.
SLP_S5#:桥收到 PWRBTN#后,置高 SLP_S5#成 3.3V ,表示退出关机状态.
SLP_S4#:桥置高 SLP_S4#成 3.3V ,表示退出休眠状态.
SLP_S3#:桥置高 SLP_S3#成 3.3V ,表示退出待机状态,进入S0 开机状态.
SLP_A#:桥发出的主动睡眠电路(Active Sleep Well ,简称ASW )电源开启信号,用于开启ME 模块供电
如果主板支持AMT 并开启AMT 功能,此信号会在触发前就产生;关闭AMT 功能,此信号时序与 SLP_S3#一致。
如果主板不支持 AMT ,SLP_A#悬空不采用.
SLP_LAN#: LAN 子系统休眠控制,控制网卡供电。如果主板没有使用 INTEL 的集成网卡,此信号不采用。若使用
INTEL 的集成网卡,支持网络唤醒的话,此信号待机时就为高,不支持网络唤醒时,此信号跟随 SLP_A#或
SLP_S3#。
VCCASW: 主动睡眠电路的供电(ME 模块),受控于 SLP_A#。SLP_A#悬空时(不支持 AMT) ,VCCASW 直接采用
S0 状态的供电,如 1.05V 总线供电。
VDIMM :指内存供电,一般受控于SLP_S4#
VCC :指桥供电VCCCORE、VCC3_3、V5REF、总线供电、VCCSA、VCCPLL 等 S0 电压,受控于SLP_S3#.
PWROK 同步
PWROK: 主板发给桥的 3.3V 高电平,表示 S0 状态电压都 OK
DRAMPWROK: 桥收到 PWROK 后发给 CPU 的 PG ,通知CPU ,内存模块供电OK
25MHz Crystal Osc :9 系列芯片组无时钟芯片,PCH 桥内部集成时钟模块 ,从 6 系列开始,桥增加 25M 晶振,给桥
内部的时钟模块提供基准频率.
PCH Output Clocks: 桥输出各组时钟
PROCPWRGD: 桥正常读取 BIOS 后,发给 CPU 的 PG ,表示CPU 的非核心电压OK。
SVID: 当CPU 收到 PROCPWRGD 后,CPU 发出 SVID 给 CPU 供电芯片 ,由DATA 和 CLK 组成的标准串行总线和一
个起提示作用的 ALERT#信号所组成。用于控制 CPU 核心电压。
VccCore_CPU: CPU 供电芯片输出 CPU 的核心供电
SYS_PWROK: 由CPU 的供电芯片发给桥的 3.3V 高电平,表示 CPU 核心供电 OK。
SUS_STAT#:这个信号表示系统将很快进入低功耗状态。
PLT_RST# :桥发出的平台复位 3.3V ,给主板各个设备复位,经过转换作为 CPU 复位。
文档评论(0)