数字电子技术基础期末试卷及答案2套.docVIP

数字电子技术基础期末试卷及答案2套.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
装订班 级学 号 装 订 班 级 学 号 姓 名 ※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※ 线第 PAGE 16页,共 NUMPAGES 16页 线 XXX大学考试试题A 课程名称:数字电子技术 2012—2013学年 第1学期 命题教师 集体 班级: 学号: 姓名: 题号 一 二 三 四 五 六 七 总分 得分 签字 一、概念(20分) 1. 余3码是 码,减3后是 码,加上后六种状态是 码。 (A) 余3,8421,5421BCD (B) 8421, 有权,无权 (C)循环,2421BCD,有权 (D) 无权,8421BCD,8421 2.TTL三态门输出有三种状态 、 和 。 3.CMOS逻辑电路的基本单元是 和 。 4.一组合电路输入信号的变化顺序有以下三种情况,当 时,将可能出现竞争冒险。 (A)00→01→11→10 (B)00→11→01→10 (C)00→10→11→01 5. PROM与阵列需要 ,PLA是根据需要产生 ,从而减小了阵列的规模。 (A)全译码,乘积项(B)编程,最小项 (C)编程,最简与或式 (D)最简与或式,全译码 (E)全译码,最小项 6. 按触发方式触发器可分为 、 和 三类。 7. 输出仅和当前输入有关的电路为 电路,输出仅和原状态有关,和输入无关的电路为 电路,输出不仅和当前输入有关,而且和原状态有关的电路为 电路。 8. 时序电路的状态转换表如表1所示,设初始状态为S0,输入序列X则输出序列F为 。 表1 状态转换表 X Sn 0 1 S0 S1 S2 S3 S0/1 S1/0 S2/0 S2/0 S1/1 S2/0 S0/0 S0/0 Sn+1/F 9. 用16K×1的动态随机存储器RAM2116扩展为存储容量32K×16的存储器需要多少片RAM2116 。 (A)32 (B)64 (C)128 (D)256 10. 集成555电路在控制电压端CO处加控制电压UCO,则555内部电压比较器C1和C2的基准电压将分别变为 。 (A)2UCO/3 (B)UCO/3 (C)UCO (D)UCO/2 (20分) 1. 分析图1集成逻辑门功能,并说出输出高、低电平的电压,和两个CMOS门组成的同样功能电路有什么不同? U UDD 输入缓冲器 UDD 输入缓冲器 A 输出缓冲器 UDD F UDD 图1 B 答: UO2. 时序电路状态转换图如图2所示。设X为输入信号,F为输出信号,请说明当X=0和X UO ×/010101×/011010100×/00011×00010 ×/0 10101 ×/0 1101 0100 ×/0 0011 ×0 0010 ×/0时,其功能为 。/0 0001 ×/0 0000 1/0X/F×/0×/00/0 1/0 X/F ×/0 ×/0 0/0 ×/0×/011101111×/010111100×/001010110011110001001×/00/0×/0 ×/0 ×/0 1110 1111 ×/0 1011 1100 ×/0 0101 0110 0111 1000 1001 ×/0 0/0 ×/0 图2 图2 答: 三、(15分)请在图3所示的框图A中设计一组合电路,将双时钟控制的可逆计数器修改为可控单时钟输入的可逆计数器。时钟输入信号为CP,控制可逆计数器的输入信号为, 控制信号为低电平时为加计数,高电平时为减计数。74193功能表如表2所示。 BOCO BO CO R

文档评论(0)

139****1983 + 关注
实名认证
文档贡献者

副教授、一级建造师持证人

一线教师。

领域认证该用户于2023年06月21日上传了副教授、一级建造师

1亿VIP精品文档

相关文档