- 1、本文档共21页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电模电课程设计--六进制同步加法计数器
PAGE I
目录
1 数字电子设计部分 1
1.1六进制同步加法计数器
1.1.1课程设计的目的
1.1.2设计的总体框图
1.1.3设计过程
1.1.4设计的逻辑电路图
1.1.5设计的电路原理图
1.1.6实验仪器
1.1.7实验结论(分析实验中出现的故障及产生的原因
1.1.6实验仪器
1.1.7实验结论(分析实验中出现的故障及产生的原因
1.2串型数据检测器
1.2.1课程设计的目的
1.2.2设计的总体框图
1.2.3设计过程1/0
1/0
1.2.4设计的逻辑电路图
1.2.5设计的电路原理图
1.2.6实验仪器
1.2.7实验结论(分析实验中出现的故障及产生的原因)
1.3参考文献
2 模拟电子设计部分 1
2.1 课程设计的目的与作用 1
2.1.1课程设计 1
2.2 设计任务、及所用multisim软件环境介绍 1
2.3 电路模型的建立 1
2.4 理论分析及计算 1
2.5 仿真结果分析 1
2.6 设计总结和体会 1
2.7 参考文献 1
[键入文字]
PAGE 3
1 数字电子设计部分
1.1六进制同步加法计数器
1.1.1课程设计的目的
1、掌握同步加法计数器工作原理及逻辑功能
2、掌握电路的分析,设计及运用
3、学会正常使用JK触发器
1.1.2设计的总体框图
三位二进制同步加法
计数器
Y CP
Y
输入计数脉冲
设计过程
///// (1)状态图
/
/
/
/
/
001 010 100 101 110 111
/
/
(2)时序图
CPQ0Q1Q
CP
Q0
Q1
Q2
(3)触发器名称
选用三个CP下降沿触发的JK触发器74LS112
(4)求时钟方程
CP0=CP1=CP2=CP CP是整个要设计的时序电路的输入时钟脉冲
(5)求状态方程
Q1nQ0n
00
01
11
10
0
XXX
010
XXX
100
1
101
110
001
111
Q2
Q2n
次态Q2n+1Q1n+1Q0n+1的卡诺图
Q1nQ0n
00
01
11
10
0
X
0
X
1
1
1
1
0
1
Q2
Q2n
Q2n+1的卡诺图
Q1nQ0n
00
01
11
10
0
X
1
X
0
1
0
1
0
1
Q2
Q2n
Q1n+1的卡诺图
Q1nQ0n
00
01
11
10
0
X
0
X
0
1
1
0
1
1
Q2
Q2n
Q0n+1的卡诺图
由状态卡诺图图得到的状态方程
Q2n+1=Q1nQ2n+Q1nQ2n+Q0nQ2n=Q1nQ2n+Q1nQ0nQ2
Q1n+1=Q0nQ1n+Q2nQ0nQ1n
Q0n+1=Q2nQ0n+Q1nQ0n (1.1.1)
驱动方程:
J0=Q2n J1=Q0n J2=Q1n
K0=Q1n K0=Q2nQ0n K2=Q1nQ0n
(6)检查能否自启动
将无效态000,011代入式(1.1.1)进行计算,结果如下:
000
/
/
011 101(有效态)
由此可见不能自启动
1.1.4设计的逻辑电路图
1.1.5设计的电路原理图
1.1.6实验仪器
两个74LS112芯片,一个74LS00芯片,一个74LS08芯片
1.1.7实验结论(分析实验中出现的故障及产生的原因)
经过试验可知,满足时序图的变化,切不能自启动
实验过程中没有错误,顺利完成实验
1.2串型数据检测器
1.2.1课程设计的目的
(1)进一步了解和掌握同步时序电路的基本设计方法。
(2)了解序列检测器的工作原理及设计方法。
1.2.2设计的总体框图
串行数列检测器YCP
文档评论(0)