- 1、本文档共33页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电路设计综合实验实验指导书
之CMOS 环形振荡器集成电路设计
武汉大学物理科学与技术学院
电子科学与技术系
何 进
一、实验目的
1、培养学生分析、解决问题的综合能力;
2 、培养学生对集成电路设计全流程的理解能力;
3、培养学生对电路设计、电路仿真、版图设计等具体技能的掌握能力;
4 、培养学生团队合作能力;
二、实验要求
1、分小组独立完成 CMOS 环形振荡器的电路级设计、电路级仿真、版图级设计、版图级仿真(后
仿真)的实验全流程。
2 、认真完成实验报告。
3、组内同学相互协作,共同完成实验。
4 、按照时间分配逐步完成电路级设计、电路级仿真、版图级设计、版图级仿真(后仿真)各个步骤。
5、所设计的环形振荡器需到达以下性能指标:
a. 中心频率:不小于600MHz
b. 调谐范围:不小于600MHz
c. 相位噪声:不小于-100dBc/Hz@1M
三、实验设备
1、WINDOWS LINUX 软件平台
2 、EDA 设计软件—— Cadence Virtuoso
四、实验步骤
总共36 学时,按一次实验时间3学时计共12 次实验时间。学时具体分配如下:
1、综合实验的要求&基础知识的准备 1 次实验时间
2 、CMOS 环形振荡器器的电路级设计 1 次实验时间
3、Cadence 电路仿真软件的熟悉 1 次实验时间
4 、CMOS 环形振荡器电路级仿真 2 次实验时间
5、版图设计相关知识的讲授 1 次实验时间
6、Virtuoso 版图设计软件的熟悉 1 次实验时间
7、CMOS 环形振荡器运算放大器版图设计 3 次实验时间
8、CMOS 环形振荡器版图级仿真 1 次实验时间
9、实验结果的讨论&实验报告的撰写 1 次实验时间
五、实验原理
1、环形振荡器器概述
人们对振荡器的研究一直没有停止过。从早期的真空管时代到后期的晶体管时代再到现在的超大规
模集成电路时代,无论是理论上还是电路结构和性能上,无论是体积上还是制作成本上无疑都取得了飞
跃性的发展,但在很长的一段时期内都是处在用分离元件组装而成的阶段,其性能较差,成本相对较高,
体积较大和难以大批量生产。随着电子通信领域的不断向前推进,终端产品越来越要求轻、薄、短、小,
越来越要求低成本、高性能、大批量生产,这对于先前的分离元件组合模式将不再胜任,并提出新的要
求和挑战。集成电路各项技术的发展迎合了这些要求,特别是主流 CMOS 工艺为以上要求提供了解决
的方案,单片集成振荡器的研制取得了极大的进步。环形振荡器是射频集成电路(RFIC) 的重要组成部
分,而射频集成电路在手机、雷达、无线局域网 (WLAN)、光纤通信、光发射机、卫星通信、无线高清
电视 (HDTV)、射频识别(RFID)标签、全球定位系统(GPRS )、医疗传感器等设备中都有着非常广泛地
应用。
环形振荡器是常见的振荡器类型,如图 1 所示为环形振荡器器的结构框图,它由若干增益级电路
级联组成。相对于普通的振荡器,它的振荡频率较高,而且电路结构简单易于实现,基本组成单元可以
是反相器或差分对。环形振荡器的原理很简单,用数字逻辑电路的知识很容易解释:它是利用门电路的
固有传输延迟时间将奇数个反相器首尾相接而成和控制电路的延迟时间来达到恒定频率的振荡。
环形振荡器突出的优点是电路极为简单,但是由于门电路的传输延迟时间极短,TTL 门电路只有几
十纳秒,CMOS 电路也不过一二百纳秒,难以获得较低的振荡频率,而且频率不易调节,为克服这个缺
点,我们需要在电路中增加相应的可调电容来改变电路的延迟时间,从而达到频率可调谐的目的。
文档评论(0)