网站大量收购闲置独家精品文档,联系QQ:2885784924

3微处理器的结构概述.pptx

  1. 1、本文档共106页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机硬件技术基础;8086/8088微处理器的内部功能结构 ;8086/8088微处理器的内部功能结构;8086/8088微处理器的内部功能结构;8086/8088微处理器的内部功能结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086/8088微处理器的编程结构;8086是Intel系列的16位微处理器,芯片上有2.9万个晶体管,采用 HMOS工艺制造,用单一的+5V电源,时钟频率为5MHz~10MHz。8086有16根数据线和20根地址线,它既能处理16位数据,也能处理8位数据。可寻址的内存空间为1MB。 在8086推出不久,Intel推出了8088,和8086的区别是外部数据总线宽度不同。;;8086/8088有两种工作模式: 最小模式 只有一8086/8088CPU,所有的总线控制信号都由8086/8088产生,因此系统中的总线控制电路最少。 最大模式 有两个或两个以上的CPU,一个为主CPU 8086/8088,另一个为协CPU 8087/8089。 8086/8088工作在何种模式完全由硬件决定;引脚信号(以最小模式为例) 数据和地址引脚 读写控制引脚 中断请求和响应引脚 总线请求和响应引脚 其它引脚 ;1. 数据和地址引脚;什么是分时复用?;1. 数据和地址引脚;2. 读写控制引脚;2. 读写控制引脚;2. 读写控制引脚;2. 读写控制引脚;2. 读写控制引脚;2. 读写控制引脚;2. 读写控制引脚;3. 中断请求和响应引脚;3. 中断请求和响应引脚;3. 中断请求和响应引脚;4. 总线请求和响应引脚;4. 总线请求和响应引脚;5. 其它引脚;5. 其它引脚;5. 其它引脚;5. 其它引脚;“引脚”小结;记忆8086CPU引脚功能的口诀 先记芯片四只角,电源复位接地脚; 数据地址十六线,一律顺着时针转; 还有地址高四位,顺时紧跟在后面; BHE,总线高,最大模式高电平; MAX和MIN,模式大小它来分; RD读选RQ总,32,31和30; LOCK是把总线锁,引脚正是二十九; 存I/O接送数据允,地锁中响测试等, 就绪时钟可非屏,引脚顺时全记明.;最小模式下,系统中只有一个CPU,适合于较小规模的应用。当MN/MX*接电源电压时(高电平),系统就工???于最小模式。;8086/8088微处理器的工作模式 ;最小模式总线形成 (Intel产品手册推荐电路);地址锁存器8282内部结构;地址锁存功能;双向数据收发器8286内部结构;两方面的功能 ⑴、三态输出直接驱动总线 ⑵、具有数据收和发两个方向的传输、隔离控制功能。; 系统规模较大: 除8086CPU外,还可以有其它协处理器 如 数字运算协处理器8087 输入/输出协处理器8089 系统的控制总线由总线控制器8288来提供 8288增强了8086CPU总线的驱动能力 将8086的状态信号(S2~S0)进行译码, 提供8086对存储器、I/O接口进行控制所需的信号;8086在最大模式下的典型配置;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;8086/8088的存储器和I/O组织;总线周期;8086/8088CPU的一个基本总线周期由4个时钟周期(T1~T4)组成。CPU在每个时钟周期内完成若干个基本操作,具体是: T1状态,CPU发送地址信息指出要寻址的存储单元或外设端口地址; T2状态,CPU撤消地址,为传输数据作准备; T3状态,CPU写出数据,或者从存储器或I/O端口读入的数据; T4状态,总线周期结束; TW状态:如果存储器或I/O设备不能及时配合CPU传送数据,这时外设或存储器会通过“READY”信号线在T3状态启动之前向CPU发数据“未准备好”信号,迫使CPU在T3状态后插入等待状态TW。 TI空闲状态:如果在一个总线周期之后,不立即执行下一个总线周期,或者当指令队列是满的,执行部件EU又没有访问总线的要求,这时BIU就处于空闲状态

文档评论(0)

158****9376 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档