基于FPGA的多功能数字时钟设计.docx

  1. 1、本文档共23页,其中可免费阅读7页,需付费180金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 作者:电子设计一点通 在当今社会快速发展和科技发达的背景下,智能设备已经走进了很多家庭,这样导致人们对于精神方面的要求也越来越高,这就对当前和传统的一些产品提出了更高的要求。加之当前人们对于时间观念的看中,所以对于传统的数字时钟设计提出了更为严格的要求。 基于此,本文提出了一种基于FPGA的多功能数字时钟设计的方案,方案采用FPGA作为系统主控芯片,为了让系统更加智能化,系统具备定时、计数、闹钟等多种功能,在定时结束和闹钟时间到时会通过蜂鸣器来进行提醒,时间的显示时通过LED数码管来实现。 通过软硬件设计对方案进行实现,然后对设计出的硬件系统进行功能测试,分别对系统各模块功能进行仿真测

文档评论(0)

大月亮 + 关注
实名认证
内容提供者

电子设计说明书

1亿VIP精品文档

相关文档