一种MSK解扩解调的FPGA低资源实现方法.pdfVIP

一种MSK解扩解调的FPGA低资源实现方法.pdf

  1. 1、本文档共8页,其中可免费阅读7页,需付费10金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明公开了采用相关匹配方式对MSK扩频调制信号进行解扩解调,在保留扩频增益、保证解码实时性的同时获得低误码率,并大幅降低资源使用率的FPGA实现方法。传统的FPGA实现并行相关匹配法的MSK解扩解调需要根据码元比特数,设置对应通道的相关运算,各通道均需要大量的加法器和乘法器,导致FPGA资源使用率过高。本发明深入相关匹配法的原理,提取每个相关匹配通道的共有部分并合并,再设计专用的选择模块,将不同的相关匹配通道区分开,传统方法的全并行转换为本发明的部分并行,从而达到实现原有的解码效果和性能,同时

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 114500202 A (43)申请公布日 2022.05.13 (21)申请号 202210136350.5 (22)申请日 2022.02.15 (71)申请人 东南大学 地址 211102 江苏

文档评论(0)

知识产权出版社 + 关注
官方认证
服务提供商

提供农业、铸造、给排水、测量、发电等专利信息的免费检索和下载;后续我们还将提供提供专利申请、专利复审、专利交易、专利年费缴纳、专利权恢复等更多专利服务。并持续更新必威体育精装版专利内容,完善相关专利服务,助您在专利查询、专利应用、专利学习查找、专利申请等方面用得开心、用得满意!

认证主体北京中献电子技术开发有限公司
IP属地北京
统一社会信用代码/组织机构代码
91110108102011667U

1亿VIP精品文档

相关文档