第七章半导体存储器.pptVIP

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目前三十页\总数四十六页\编于四点 … A0A1 …A9 I/O0 I/O1 I/O2 I/O3 2114 (1) CS R/W I/O0 I/O1 I/O2 I/O3 A0A1 …A9 … I/O0 I/O1 I/O2 I/O3 2114 (2) CS R/W A0A1 …A9 … I/O0 I/O1 I/O2 I/O3 2114 (4) CS R/W … A0A1 …A9 R/W Y0 Y1 Y2 Y3 A10 A11 A0 A1 2-4线译码器 将 (1024×4位)扩展成( 4096×4位)的RAM 目前三十一页\总数四十六页\编于四点 7.5 用存储器实现组合逻辑函数 原理: 地址相当于输入变量 数据相当于输出变量 0 0 0 1 0 1 0 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 任何形式的组合逻辑函数均能通过向ROM 中写入相应的数据来实现。 多输出组合逻辑函数的真值表 目前三十二页\总数四十六页\编于四点 用存储器设计组合逻辑电路步骤 1、进行逻辑抽象,得出所设计组合逻辑电路的逻辑真值表 2、选择存储器芯片。芯片的地址输入端等于输入变量数,芯片的数据输出端等于输出函数的数目。 3、若一片存储器芯片的地址输入端数或数据输出端数达不到上述要求,可采用字、位扩展的方法将多片存储器芯片组和成一个符合要求的存储器。 4、将输入变量接至存储器的地址输入端,取存储器的输出端作为函数输出端,并从函数的真值表得到与之对应的存储器数据表。 5、将得到的数据表写入存储器中,就得到了所设计的组合逻辑电路。 目前三十三页\总数四十六页\编于四点 重点难点 电路的结构特点、地址与数据的对应关系 重点: 内部详细结构、物理过程(非重点 ) 存储器容量的扩展 分类、特点、应用场合 难点: 第七章 半导体存储器 产生组合逻辑函数 目前一页\总数四十六页\编于四点 半导体存储器是一种能存储大量二值数字信息的大规模集成电路,是现代数字系统特别是计算机中的重要组成部分。 半导体存储器 ROM EPROM 快闪存储器 PROM E2PROM 掩膜ROM 可编程ROM RAM SRAM DRAM 按存取方式来分 7.1 概述 按制造工艺来分 半导体存储器 双极型 MOS型 目前二页\总数四十六页\编于四点 对存储器的操作通常分为两类: 写——即把信息存入存储器的过程。 读——即从存储器中取出信息的过程。 两个重要技术指标 存储容量——存储器能存放二值信息的多少。单位是 位或比特(bit)。1K=210=1024,1M=210K=220。 存储时间——存储器读出(或写入)数据的时间。一 般用读(或写)周期来表示。 目前三页\总数四十六页\编于四点 7.2.1 掩膜只读存储器(ROM) ②存储的数据不会因断电而消失,具有非易失性。 特点: ①只能读出,不能写入; 1、 ROM的基本结构 ROM主要由地址译码器、存储矩阵和输出缓冲器三部 分组成。 7.2 只读存储器(ROM) 掩模ROM :厂家把数据“固化”在存储器中,用户无法进行任何修改。适合大量生产,简单,便宜,非易失性,使用时,只能读出,不能写入。 目前四页\总数四十六页\编于四点 ROM的基本结构 字线 位线 存储单元可以由二极管、双极型三极管或者MOS管构成。每个存储单元可存储1位二值信息(“0”或“1”)。 按“字”存放、读取数据,每个“字”由若干个存储单元组成,即包含若干“位”。字的位数称为“字长”。 每当给定一组输入地址时,译码器选中某一条输出字线Wi,该字线对应存储矩阵中的某个“字”,并将该字中的m位信息通过位线送至输出缓冲器进行输出。 存储器的容量=字数×位数=2n×m位 目前五页\总数四十六页\编于四点 2、二极管ROM 目前六页\总数四十六页\编于四点 地址译码器实现地址码的与运算,每条字线对应一个最小项。 地址译码器 目前七页\总数四十六页\编于四点 存储矩阵实现字线的或运算 存储矩阵 目前八页\总数四十六页\编于四点 ROM的数据表 地 址 数 据 A1

文档评论(0)

hekuncheng5991 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档