SJT 10566-1994可测性总线:第1部分:标准测试存取口与连界扫描结构.pdf

SJT 10566-1994可测性总线:第1部分:标准测试存取口与连界扫描结构.pdf

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
SJ中华人民共和国电子行业标准SJ/T 10566-94可测性总线第一部分:标准测试存取口与边界扫描结构Testability busPart I : Standard test access port andboundary scan architecture1994-12-01实施1994-08-08发布中华人民共和国电子工业部•发 布 目次(1)1主题内容与适用范围(1)主题内容1. 1(1)1. 2适用范围(1)2概述(1)操作概述2.1(2)2.2组装产品的测试应用(4)2.3其它目标的测试应用·(4)本标准结构2.4(4)2.5约定(5)2.6术语(7)3测试存取口(8)3.1形成测试存取口的连接(8)测试时钟输入(TCK)3.2(9)3.3测试方式选择输入(TMS)(9)3.4测试数据输入(TDI)...(9)3.5测试数据输出TDO)…(10)3.6测试复位输入(TRST*)(11)3.7与本标准兼容的器件的互连…·(12)?测试逻辑结构(12)测试逻辑设计4.1(13)4. 2测试逻辑的实现(13)TAP控制器5.. (13)5.1TAP控制器状态图... (18)5.2TAP控制器操作(20)营5.3TAP控制器初始化(25)6指令寄存器(25)6.1指令寄存器的设计与结构(26).2指令寄存器操作…(28)7指令·(28)7.1测试逻辑对指令的响应(29)7.2公用指令(29)73专用指令(30)7.4旁路(BYPASS)指令)(30)7.5边界扫描寄存器指令?(32)7.6取样/预装入(SAMPLE/PRELOAD)指令(34)7.7外测试(EXTEST)指令(35)7.8内测试(INTEST)指令1 7.9运行内装自测试(RUNBIST)指令(38)..7.10器件识别寄存器指令(40)7.11标识码(IDCODE)指令: (41)7.12用户代码(USERCODE)指令(41)8.测试数据寄存器(41)8.1测试数据寄存器的规定(42)8.2测试数据寄存器的设计与构造(43)·8.3测试数据寄存器操作··(44)9旁路寄存器…·(46)9.1旁路寄存器的设计与操作…(46)10边界扫描寄存器(47)10.1边界扫描寄存器单元的规定(47)10.2边界扫描寄存器的实现..(52)10.3系统输入引脚.(52)10.4系统时钟输入引脚.(56)+10.5二态系统输出引脚.·(57)..10.6三态系统输出引脚.·.(61)10.7双向系统引脚(64)11器件识别寄存器。(66)11.1器件识别寄存器的设计与操作..(66)11.2制造者标识码.(67)11.3部件号数码(68)11.4型式码·(68)12.一致性和文件编制要求(68)12.1中请对本标准的致性(68)12.2原始与二次源的器件…(69)12.3文件编制要求·(69)附录A个采用电平敏感设计技术的典型实现(参考件)(72)A1最高电平测试逻辑设计(72)A2锁存器设计(74)+A3TPA控制器的实现(74)-.A4指令寄存器的实现·(77)A5旁路寄存器的实现。(78)A6边界扫描寄存器的实现。(79)附录B英中和中英对照术语和指令名、缩写字等一览表(参考件)(81)+B英中对照术语一览表….(81)B2英中对照指令名、状态名与缩写字一览表(83)..*B3中英对照术语一览表·(84)B4中英对照指令名、状态名与缩写字览表(85)2 中华人民共和国电子行业标准可测性总线第一部分:标准测试存取口SJ/T10566-94与边界扫描结构TestabilitybusPart I : Standard test access port andboundary scan architecture1主题内容与适用范围1.1主题内容本标准规定了数字集成电路和模拟/数字混合集成电路的数字部分用的测试存取口(TAP)与边界扫描结构。本标准规定的测试逻辑可包含在集成电路内,由一个边界扫描寄存器和若干其它块构成,并可通过测试存取口进行存取。1.2适用范围本标准适用于在集成电路组装在一块印制电路板或其它基底上后测试集成电路间的互连性、测试集成电路本身和在这个器件正常工作期间观测或修改电路的动作。2概述2.1操作概述本条提供了与本标准兼容的器件操作的概括说明。本标准规定的电路系统允许测试指令和有关测试数据馈送到一个器件,从而允许读出这些指令的执行结果。所有信息(指令、测试数据和测试结果)都以串行格式传递。操作序列应由一个总线主控器控制,主控器可以是一台自动测试设备(ATE)或者一个与一条高级测试总线接口的器件,作为一个完整系统维护结构的一部分。控制是通过对连接到该总线主控器的各种器件的测试方式选择(TMS)和测试时钟(TCK)输入施加的信号而获得的。从初始状态的起动

文档评论(0)

consult + 关注
官方认证
内容提供者

consult

认证主体山东持舟信息技术有限公司
IP属地山东
统一社会信用代码/组织机构代码
91370100MA3QHFRK5E

1亿VIP精品文档

相关文档