- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
BJ-EPM240CPLD开发 板介绍
BJ-EPM240学习板是特权同学推出的一款FPGA/CPLD入门级学习板,该学习板
在助学活动期间以低廉的价格提供给所有网友。学习套件以齐全的资料、良好的
代码风格博得了广大网友的一致认可,很适合初学者入门学习。
该开发板配套北航出版社2010年6月出版的《深入浅出玩转FPGA>进行深
入学习,并且特权同学录制了同名的《深入浅出玩转FPGA》视频教程配套。
1. BJ-EPM240学习板功能框图
图1和图2是整板系统的功能框图,从图中可以清楚地看到EPM240T100学习
板上丰富的外设资源及其位置分布情况。
图1 BJ-EPM学习板顶层资源分布及功能框图
图2 BJ-EPM学习板底层资源分布及功能框图
2. BJ-EPM240学习板基本配置
• 主芯片使用的是Altera公司的MAX II系列EPM240T100C5,该芯片有
240个逻辑单元,等效宏单元192个,资源比 丰富,内有8Kbit Fla h
的存储空间。
• 50MHz有源晶振,作为系统主时钟。
• 低电平复位按键,使用EPM240的全局复位管脚。
• 8色VGA接口 1个,让大家掌握电脑显示器的驱动原理。
• RS232串口 1个,通过串口调试助手轻松实现UART通信协议。
• PS/2接口 1个,实现键盘解码,配合串口调试助手在PC机上显示键值。
• 70n 快速读写的SRAM芯片IS62LV256-70U,具有32KB存储空间,让大
家熟悉SRAM的读写操作。
• EEPR0M芯片AT24C02,让大家熟悉使用verilog进行I2C通信。
• 4个独立按键,进行verilog脉冲采样和按键消抖控制。
• 4个流水灯,配合4位按键进行John on计数器实验。
• 蜂鸣器,实现简单的分频计数器。
• 2位数码管,使用其进行计数实验。
• 外接信号电平转换芯片SN74LVC4245,可以与单片机等5V器件进行通
信,预留16PIN总线接口。
• 使用电源开关和电源指示灯,系统稳定可靠。
3. EPM240T100C5芯片介绍
选用Altera公司目前市场性价比 高的MAXII系列的CPLD。Altera推出的MAX
II器件系列是一款革命性的CPLD产品。它基于突破性的CPLD架构,提供业界所有
CPLD系列中单个I/O管脚最低成本和最小功耗。这些器件采用新的查表(LUT)体
系,采用TSMC的0. 18um嵌入Fla h工艺,使其裸片尺寸仅为同样工艺器件的1/4。
MAX II系列和上一代MAX产品相比,成本降低了一半,功耗只有其1/10,同
时保持MAX系列原有的瞬态启动、单芯片、非易失性和易用性。新的系列器件容
量翻了两番,性能是上一代MAX CPLD的两倍多,使消费类、通信、工业和计算机
产品的设计者能够采用MAX II系列器件代替昂贵和不够灵活的小型ASIC和ASSP。
MAX II系列器件的主要特征:
• 成本优化的架构:新型MAX II CPLD架构包括基于LUT的LAB阵列、非
易失性Fla h存储模块和JTAG控制电路。
• 低功耗:MAX II器件是动态功耗 低的CPLDo
• 高性能:MAX II器件支持高达300MHz的内部时钟,可为用户提供更高
的系统级性能。通过改善布线结构管脚间的延时与其他同容量的CPLD
相比大大降低,目前降低到3. 6n o MAXII系列管脚与管脚之间的最大
延时见表5.1,其中,响为最大距离管脚之间的延迟时间(即对角上的
管脚之间),f为最小距离管脚的延迟时间(即相邻的管脚之间)。
表5.1 MAX II系列管脚与管脚之间的最大延时
参数 EPM240 EPM570 EPM1270 EPM2210 单位
4.5 5.4
文档评论(0)