TTL逻辑门电路课件.pptxVIP

TTL逻辑门电路课件.pptx

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共46页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
TTL逻辑门电路 ;;NPN型BJT当基极电压为0.6~0.7V时处于放大状态,发射结加正向电压,集电结加反向电压,具有放大作用。;2当基极电压为0.7V左右时处于饱和状态,发射结、集电结都加正向电压, iC?ICS,VCE= VCES ? 0,BJT相当于接通的开关。;当基极电压小于0.5V,或者为负值,处于截止状态,发射结、集电结都加反向电压,iC?0, iB?0, VCE ? VCC,BJT相当于断开的开关。;2.4.1 TTL反相器的基本电路 ;TTL(Transistor-Transistor-Logic)——输入输出都是由三极管来完成的逻辑电路。;T1的集电极电流是T2 的极小的反向基极电流(可以理解为T2 的集电极电阻很大),所以T1饱和、 T2、 T3截止, T4 、 D 导通。;uI=UIH时;2. 采用输入级改进工作速度 ;3. 采用推拉式输出级提高开关速度和带负载能力 ;1;2.4.4 TTL与非门电路 ;图2.4.5—2;图2.4.5—3;2.4.5 TTL与非门的技术参数 ;2. 输入和输出高、低电平时的电压 ;关门电平电压VOFF和开门电平电压VON;阈值电压Vth;低电平噪声容限 VNL=VOFF-VOL(max)=0.8V-0.4V=0.4V 高电平噪声容限 VNH=VOH(min)-VON=2.4V-2.0V=0.4V ; (a)灌电流负载——当驱动门输出低电平时,电流从负载门灌入驱动门。; (b)拉电流负载——当驱动门输出高电平时,电流从驱动门拉出,流至负载门的输入端。 ;;6. 功耗PD;2.4.6 TTL或非门、集电极开路门和三态门电路;;;2.集电极开路(OC)门;;多个OC门的输出端并联作线与使用时,应共用一个上拉电阻RP 。;上拉电阻RP的选择;⑵. 拉电流(输出高电平)时;输出低电平为0.3V ( T4饱和),输出的高电平接近UCC2( T4截止) 。;;三态输出TTL与非门TSL( —Tristate Logic );;; 使能端CS=1时,输出端状态由各输入端状态决定,实现与非逻辑;使能端CS=0时,输出端呈高阻态。;三态门的典型应用 ;双向传输数据线;2.4.7 抗饱和TTL门电路;;1;⑶ 当T2由截止变为导通的瞬间,由于T6的基极回路串联了电阻Rb6,所以T3管必然先于T6管导通,使T2发射极的电流全部流入T3的基极,从而加速了T3的导通过程。而在稳态下,由于T6导通以后的分流作用,减小了T3的基极电流,从而减轻了的T3饱和深度,有利于加快T3从导通到截止的过程。;74系列 缺点:功耗较大,速度较低??;表2.4.2:各类TTL门电路的传输延迟时间、功耗和延时-功耗积:

文档评论(0)

子不语 + 关注
官方认证
服务提供商

平安喜乐网络服务,专业制作各类课件,总结,范文等文档,在能力范围内尽量做到有求必应,感谢

认证主体菏泽喜乐网络科技有限公司
IP属地山东
统一社会信用代码/组织机构代码
91371726MA7HJ4DL48

1亿VIP精品文档

相关文档