《高速电路信号完整性分析与设计》第1章 绪论 .ppt

《高速电路信号完整性分析与设计》第1章 绪论 .ppt

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高速电路信号完整性分析与设计 第一章 绪 论 高速数字电路与信号完整性的定义 高速数字电路设计研究的内容 高速数字电路的设计流程 高速数字电路仿真设计软件 高速数字电路的发展趋势 高速数字电路与信号完整性的定义 高速数字电路的定义 - 当数字逻辑电路的频率达到或者超过45~50 MHz,而且工作在这个频率之上的电路已经占到了整个电子系统一定的分量(如1/3 ),称该电路为高速电路 。或 - 如果信号线中传播延迟大于数字信号驱动端的上升时间,认为此类信号是高速信号并产生传输线效应,则称这类电路为高速电路 . 信号完整性的定义 在高速产品中由互连线引起的所有问题,包括时序、噪声、电磁干扰等问题。 高速数字电路与信号完整性的定义 图1.3 信号完整性示意图 高速数字电路设计研究的内容 高速逻辑电路 信号完整性 (SI) 电磁兼容 (EMI) 电源完整性 (PI) 信号完整性研究的主要内容 时序 反射 串扰 开关噪声 高速数字电路设计研究的内容 高速仿真模型 -- SPICE -- IBIS 高速数字电路的设计流程 图1.4 传统的数字电路设计流程 高速数字电路的设计流程 图1.5 基于信号完整性分析的高速数字电路设计方法 高速数字电路仿真设计软件 Apsim仿真软件包 Hyperlynx仿真软件 ICX3.0仿真软件 SPECCTRAQuest仿真工具 Swave仿真工具 Hot-Stage4工具 高速数字电路的发展趋势 并行设计 电磁兼容技术 电源完整性 信号完整性

文档评论(0)

粱州牧 + 关注
实名认证
内容提供者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004

1亿VIP精品文档

相关文档