- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
填空题
1、哈佛体系结构数据空间和地址空间〔分开〕,ARM920T采用〔哈佛〕的内核架构。
2、ARM7TDMI采用〔3〕级流水线结构,ARM920TDMI采用〔5〕级流水线。
3、ARM7TDMI中,T表示支持16位Thumb指令集,D表示〔在片可调式〕,M表示内嵌乘法器Multiplier,I表示〔嵌入式ICE〕,支持在线断点和调试。
4、“嵌入性〞、“专用性〞与“计算机系统〞是嵌入式系统的三个根本要素。
5、ARM处理器共有37个存放器,31个通用存放器,6个状态存放器。存放器R13通常用作堆栈指针,称作SP。存放器R14用作子程序链接存放器,也称为链接存放器LK〔LinkRegister〕。
6、程序状态存放器CPSR的N、Z、C、V分别指--,I=1指-禁止IRQ中断-、F=1指-禁止FIQ中断-,M[4:0]用做-处理器模式选择-。
7、ARM微处理器支持四种类型的堆栈,即:满递增堆栈、满递减堆栈、空递增堆栈、空递减堆栈。
8、ARM微处理器有7种工作模式,它们分为两类特权模式、非特权模式。其中用户模式属于非特权模式
9、ARM支持两个指令集,ARM核因运行的指令集不同,分别有两个状态ARM状态、thumb状态,状态存放器CPSR的T〔或者填D5〕位反映了处理器运行不同指令的当前状态
10、ARM处理器有两种总线架构,数据和指令使用同一接口的是冯诺依曼结构,数据和指令分开使用不同接口的是哈佛结构
11、ARM核有多个存放器,其中大局部用于通用存放器,有小局部作为专用存放器,R15存放器用于存储PC,R13通常用来存储SP〔或者填堆栈指针〕
12、编译链接代码时,有两种存储代码和数据的字节顺序,一种是小端对齐,另一种是大端对齐
13、不同的中断处理不同的处理模式,具有不同的优先级,而且每个中断都有固定的中断入口地址。当一个中断发生时,相应的R14存储中断返回地址,SPSR存储状态存放器CPSR的值。
14、嵌入式微处理器有嵌入式微处理器、嵌入式微控制器、曲入式DSP处理器和嵌入式片上系统四种类型。
15、ARM9TDMI采用5级流水线:取指、译码、执行、访存和写回。
16、AMBA总线结构包括ASB、AHB和APB总线。ASB/AHB用于CPU与存储器、DMA控制器、总线仲裁控制器等片上系统中芯片的连接,APB用于连接低速的外围设备。
17、函数的参数传递方法有两种:R0~R3存放器和堆栈
指令解析
1、LDRR0,[R1];从R1存放器指向的地址中取出一个字的数据,存储到R0存放器中
2、STRR0,[R1],#8;将R0中的字数据写入R1为地址的存储器中,并将新地址R1+8写入R1
3、ADDSR1,R1,#1;R1+1给R1
4、LDMFDR13!,{R0,R4-R12,PC};将堆栈内容恢复到存放器〔R0,R4到R12,LR〕。
5、初始值R1=23H,R2=0FH执行指令BICR0,R1,R2,LSL#1后,存放器R0,R1的值分别是多少?R0=21H,R1=23H,R2=1EH
写一条ARM指令,完成操作r1=r2*3〔4分〕
addr1,r2,r2LSL#1
说明指令STMIA r12!,{r0-r11}的操作功能。〔4分〕
将R0-R11十二个存放器中的32位数据,存储到R12地址指针为起始地址的内存中,地址的操作方式是先操作、后增加,并更新地址。
8、ADDR0,R0,#1;将R0+1的结果送R0是保存
9、ADDR0,R1,[R2];将以R2中的内容为地址的单元中的值与R1相加,结果送R0保存
10、LDRR0,[R1+4];指令实现的功能是将R1的内容加4后送R0
4.LDRR0,[R1+4]!;将R1的内容加4后送R0,然后R1的内容自增4个字节
5.BLable;程序无条件跳转到标号Lable处执行
MOVR1,R0;指令实现的功能是将存放器R0的值传送到存放器R1
7.CMPR1,R0;存放器R1的值与存放器R0的值相减,根据结果设置CPSR的标志位
8.CMNR1,R0;将存放器R1的值与存放器R0的值相加,根据结果设置CPSR的标志位
9.ORRR0,R0,#3;该指令设置R0的0、1位,其余位保持不变
10.MRSR0,SPSR;传送SPSR的内容到R0
11.CMPR1,R2;存放器R1的值与存放器R2的值相减,根据结果设置CPSR
文档评论(0)