- 1、本文档共9页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
机电一体化系统设计大作业
注册号:20150110377712
学号:W150200297201033
姓名:宋志军
作业批次:201602
课程名称:机电一体化系统设计
1
综合题:
根据下图回答下列问题:
1、简述下图中Z80ACPU、74Is138、6264、2764、PPI8255A各元件的
名称及作用。
2、分析并求出6264、2764及PPI8255A的A口、B口、C口的地址。
3、编写从2764的某一单元中把1个数据送到6264的某一单元中,
再从6264把该数据送到PPI8255A的A口的程序。
2
1、简述下图中Z80ACPU、74Is138、6264、2764、PPI8255A各元件的
名称及作用Z80ACPU:
名称:微处理器(微型计算机)
Zilog公司的成名之作,Zilog公司与1979年6月,推出Z8000系列16位微处理器。Z8000系列有先进的结构,高数据吞吐率,智能外围以及系
统高度灵活性,是80年代最流行的微处理器。处理器采用N沟道E/D
MOS工艺,内部控制采用随机组合逻辑,是芯片上晶体管数量大大优于其
他16位微处理器,仅有17500个左右。
Z80微处理器采用单一5V电源,功耗300mW。可分段式CPU,地址
空间可达48M字节。主频4MHz,基本指令周期为3个时钟(750ns)。
16个16位通用寄存器,可任意编组为8位、16位、32位和64位寄存器
组,适应各种字长和数据暂存以及两种堆栈指示等多种用途。
具有丰富的寻址方式R(寄存器)、IM(立即)、IR(寄存器间接),DA(直
接)、X(变址)、RA(相对)、BA(基地址)、BX(基地址变址)。
提供丰富的指令系统。基本指令110条,运用不同的寻址方式和数据
形式,组成功能更强的414条指令系统。
能处理七种数据类型:位、BCD、字节、字、双字、四字、字节串和字串。提供系统工作方式和正常工作方式。分别有操作系统和用户使用。具有很强的中断和陷阱能力。CPU支持3种中断和3种陷阱,已经一个分
段陷阱。作用:
3
为整个系统提供CPU服务,运行操作参数,对数据进行处理、输入、
输出、计算、储存。74LS138:
名称:3-8译码器
74LS138是一种高速8选1译码器,工作电压范围
4.75Vlt;=Vcclt;=5.52V。
当一个选通端(E1)为高电平,另两个选通端((/E2))和(/E3))为低电平时,
可将地址端(A0、A1、A2)的二进制编码在YO至Y7对应的输出端以低电平
译出。比如:A2A1AO=110时,则Y6输出端输出低电平信号。如图:
4
作用:
在系统中做地址译码,使用2片译码器分别完成对6264ROM、
2764EPROM以及接口扩展的独立译码。
6264:
6264是一种采用CMOS工艺制成的8Kx8位28引脚的静态读写存储器。读写时间根名称:静态读写存储器据型号不同可从2ns到200ns。数据输
入输出引脚共用,三态输出。
其引脚3~25与EPROM2764芯片引脚兼容。采用单一电源+5V,输出电平与TTL兼容。具有低功耗操作方式,可用于电池供电的数据断电保护操作,工作温度范围:0℃~70℃。作用:作为数据存储作用,通过对于
地址对数据进行写入和写出。
2764:
可以清楚存储数据和再编程。
A12~A0(addressinputs):地址线,可寻址8KB的存储空间。
D7~D0(databus):数据线,双向,三态。名称:EPROM可擦除
可编程ROM
5
非OE(outputenable):读出允许信号,输入,低电平有效。
非WE(writeenable):写允许信号,输入,低电平有效。
非CE1(chipenable):片选信号1,输入,在读/写方式时为低电平。
非CE2(chipenable):片选信号2,输入,在读/写方式时为高电平。
VCC:+5V工作电压。
GND:信号地。
操作方式编辑
Intel6264的操作方式由OE,WE,CE1,CE2的共同作用决定
①写入:当WE和CE1为低电平,且OE和CE2为高电平时,数据输
入缓冲器打开,数据由数据线D7~D0写入被选中的存储单元。
②读出:当OE和CE1为低电平,且WE和CE2为高电平时,数据输
出缓冲器选通,被选中单元的数据送到数据线D7~D0上。
③保持:当CE1为高电平,CE2为任意时,芯
文档评论(0)