JTAG接口电路的设计.doc

  1. 1、本文档共34页,其中可免费阅读11页,需付费170金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

PAGEIV

摘要

本篇论文主要讲述了一款JTAG接口电路的设计。在日新月异的科技发展中,台积电(TSMC)公司发明空间折叠工艺,使得摩尔定义继续延续,让工艺进入5nm时代,随着电路的规模越来越大,电路的工艺越来越小,测试的难度呈几何倍数提升,成本越来越高和覆盖率的问题一直困扰着测试人员,普通物理测试因为工艺原因已经不能被作为主要的测试手段,在这种环境下JTAG(JiontTestActionGroup)联合测试小组被提出,作为一种可以在设计FPGA里的可编程模块,可以配置和测试芯片,在不影响芯片正常逻辑运行的情况下,让电路的测试人员可以观测,甚至修改电路,而且覆盖率极高。

文档评论(0)

海上文化 + 关注
实名认证
内容提供者

各种文档资料分享,有特别需要可以留言

1亿VIP精品文档

相关文档