verilog 数据选择器 实验.pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

西北工业大学

《FPGA技术实验》

实验报告一

《16分频电路》

学院:软件与微电子学院

学号:2009303597

姓名:孙国栋

专业:微电子学

实验时间:2011年9月28日

实验地点:毅字楼335

指导教师:王少熙

西北工业大学

2011年9月

一、实验目的及要求

用VerilogHDL语言设计一个16分频的数字电路

二、实验设备(环境)及要求

Modelsim软件

三、实验内容与步骤

1.实验总体设计思路

通过计数方法实现对输入信号的16分频,定义一个4位的变量,令其在clk的上升

沿加1,则可以实现从0到15计数,如果只取变量的最高位,则此信号即为时钟信

号的16分频。

2.系统结构和模块划分,关键子模块之间的接口实现定义。

1)系统结构:系统有输入信号端口-clk、复位信号端口-rst和输出信号端口

-clkout。

2)模块划分:定义模块,计数模块,赋值模块。

3.子模块设计以及接口定义

具体实现代码:

moduleFENPIN(clk,clkout,rst);

inputclk,rst;

outputclkout;

reg[3:0]dout;/*定义模块*/

always@(posedgeclkornegedgerst)

if(!rst)

begin

dout=dout+1;

end

else

dout=0;/*计数模块*/

assignclkout=dout[3];/*赋值模块*/

endmodule

4.测试平台文件代码:

`timescale10ns/100ps;

moduleFENPIN_tb1;

regrst;

wireclkout;

regclk;

initial

begin

clk=0;

rst=0;

#20rst=1;

#20rst=0;

#100rst=1;

#20rst=0;

endalways

begin

#1clk=~clk;

end

FENPIN

DUT(

.rst(rst),

.clkout(clkout),

.clk(clk));

endmodule

四、实验结果与数据处理

1.Modelsim仿真结果,波形图

图形中:第一条线为rst复位信号,第二条线为输出的分频信号,

文档评论(0)

188****5560 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档