帧同步信号_原创文档.pdfVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

1、ISE简要介绍

Xilinx是全球领先的可编程逻辑完整解决方案的供应商,研发、制造并销

售应用范围广泛的高级集成电路、软件设计工具以及定义系统级功能的IP

(IntellectualProperty)核,长期以来一直推动着FPGA技术的发展。Xilinx的开

发工具也在不断地升级,由早期的Foundation系列逐步发展到目前的ISE12.0

系列,集成了FPGA开发需要的所有功能。

1.1主要特点

(1)包含了Xilinx新型SmartCompile技术,可以将实现时间缩减2.5倍,能

在最短的时间内提供最高的性能,提供了一个功能强大的设计收敛环境;

(2)全面支持Virtex-5系列器件(业界首款65nmFPGA);

(3)集成式的时序收敛环境有助于快速、轻松地识别FPGA设计的瓶颈;

可以节省一个或多个速度等级的成本,并可在逻辑设计中实现最低的总成本。

(4)FoundationSeriesISE具有界面友好、操作简单的特点,再加上Xilinx的

FPGA芯片占有很大的市场,使其成为非常通用的FPGA工具软件。ISE作为高

效的EDA设计工具集合,与第三方软件扬长补短,使软件功能越来越强大,为

用户提供了更加丰富的Xilinx平台。

1.2ISE功能简介

ISE的主要功能包括设计输入、综合、仿真、实现和下载,涵盖了FPGA开

发的全过程,从功能上讲,其工作流程无需借助任何第三方EDA软件。

(1)设计输入:ISE提供的设计输入工具包括用于HDL代码输入和查看报

告的ISE文本编辑器(TheISETextEditor),用于原理图编辑的工具ECS(The

EngineeringCaptureSystem),用于生成IPCore的CoreGenerator,用于状态机设

计的StateCAD以及用于约束文件编辑的ConstraintEditor等。

(2)综合:ISE的综合工具不但包含了Xilinx自身提供的综合工具XST,同

时还可以内嵌MentorGraphics公司的LeonardoSpectrum和Synplicity公司的

Synplify,实现无缝链接。

(3)仿真:ISE本身自带了一个具有图形化波形编辑功能的仿真工具HDL

Bencher,同时又提供了使用ModelTech公司的Modelsim进行仿真的接口。

(4)实现:此功能包括了翻译、映射、布局布线等,还具备时序分析、管脚

指定以及增量设计等高级功能。

(5)下载:下载功能包括了BitGen,用于将布局布线后的设计文件转换为

位流文件,还包括了ImPACT,功能是进行设备配置和通信,控制将程序烧写到

FPGA芯片中去。

2.原理概述

由通信原理知识可知,PCM30/32系统共分为32个路时隙,其中30个

路时隙分别用宋传送30路话音信号,一个路时隙(TS0)用来传送帧同步码,

另一个路时隙(TS16)用来传送信令码。PCM30/32系统在发送端按照某一波特

率编排成一定的帧结构形成同步数据流,然后送入信道传送,在接收端从信道恢

复出来的同步数据流,则需要进一步解调才能取出有用信息。对于接收端的数据

解调,首先要从同步数据流中提取位同步信息,然后提取帧同步信息。

传统的帧同步提取采用硬件实现,有电路复杂、门限电平不容易调整等缺陷,

随着可编程器件的不断发展,VHDL编程语言的出现,用可编程器件来实现数据

流中帧同步信号的提取,能使设备简化,检测电平容易控制,同时也提高了设备

的可靠性和生产的一致性。

帧同步又称为群同步,实现帧同步的方法主要有两类:一类是插入特殊码法,

即插入式帧同步法,它在数字信息码序列中插入一些特殊码组作为每帧的帧头标

志,而在接收端则根据这些码组的位置来实现帧同步。另一类是利用数据组本身

之间彼此不同的特性来实现自同步,不需要专门的帧同步码。

在本课程设计中主要研究插入式帧同步法。所谓连贯式插入法是指在每帧的

开头集中插入帧同步码组的方法。用做帧同步码组的特殊码组{J1,x,,J1,…,

-真c。)要

您可能关注的文档

文档评论(0)

187****8629 + 关注
实名认证
文档贡献者

优质教育资源

1亿VIP精品文档

相关文档