- 1、本文档共16页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
EDA技术及其嵌入式系统设计课程设计
基于MAX+PLUSII平台的
多功能数字钟
设计报告
指导教师:
专业:
姓名:
学号:
目录
一、序言………………2
二、实验要求及目的…………………2
三、实验原理…………3
四、运行环境…………3
五、运行过程…………3
六、实验结果…………8
七、各模块源程序………………8
八、心得体会…………16
参考文献……………16
基于MAX+PLUSII数字钟的实现
一序言
电子设计自动化(EDAElectronicDesignAutomation)技术是一种以计算机作为工作平
台,以EDA软件工具为开发环境,以硬件描述语言和原理图描述为设计入口,以可编程逻
辑器为实验载体,以ASIC、SOC和SOPC嵌入式系统为设计目标,以数字系统系统设计
为应用方向的电子产品自动化设计技术。它是融入了电子技术、计算机技术、信息处理技
术、智能化技术等必威体育精装版成果而开发的高新技术,是现代电子系统设计、制造不可缺少的技
术。EDA技术涉及面广,包括描述语言、软件、硬件等方面知识。它的电子仿真软件的仿
真功能强大,具有完备的文件库,具有选用元器件创建电路、仿真模拟运行电路的功能,
并且在输入信号的加入、输出信号的显示上能完全模拟实际和调制过程中的各种波型和操
作过程。因此,EDA可作为辅助实验教育和实验训练的手段之一,以弥补在经费和实验仪
器、元器件缺乏情况下的不足,并可节约材料消耗和减少仪器故障,通过仿真可熟悉常用
电子仪器的使用方法和测量方法,并锻炼学生电路设计和调试能力,提高学生的分析与解
决问题、故障排除的能力,进一步挖掘学生的开发和创新能力。
VerilogHDL是一种优秀的硬件描述语言,尤其在ACIC设计领域更是占主导地位。
VerilogHDL与C语言有许多相似之处,并继承和借鉴了C语言的多种操作符和语法结
构,有C语言基础的人很快就能够学习并使用该语言。目前国外教案将VerilogHDL作为
主要的硬件描述语言,在国内,该语言的使用人数也逐渐增多。
自上而下的电子系统设计是一种传统的设计思路。这种设计思想更符合人们的逻辑思维
习惯,也容易是设计者对复杂的系统进行合理的划分以及不断的优化。现代EDA数字控制
系统设计充分利用了自上而下的设计思想,并且许多软件都支持高层的设计和仿真。
二、实验要求及目的:
本设计的数字钟,要求显示格式为小时—分钟—秒钟,分别在8个七段LED数码管上
以动态分时扫描的方式显示。系统有两个时钟基准,CLK1为4HZ,分频后用来作为计时
基准时钟。CLK2为10KHZ,用来作为扫描基准时钟,分频后作为百分秒计时时钟。
附加功能:有调时模式,增加秒表功能。
数字钟的显示格式如图所示:
实验目的:
1.初步了解可编程逻辑器件的基本原理
2.初步掌握Altera公司的可编程逻辑器件开发软件MAX+PLUSп的使用方法
3.掌握可编程逻辑器件的编程/配置方法
4.学会使用EDA实验系统
5.熟悉使用VerilogHDL语言
三、实验原理:
本系统采用的是Altera公司的FPGA器件Flex10KEPF10K10LC84-4,FLEX(灵活逻辑
单元矩阵)系列是
文档评论(0)