EDA设计实验报告——数字钟的设计.pdf

EDA设计实验报告——数字钟的设计.pdf

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

EDA设计实验报告——数字钟的设计--第1页

EDA设计实验报告——数字钟的设计

摘要

随着现在社会的快速发展,人们都电子产品的要求越来越高,因而电子产品

无论从制作上还是从销售上都要求很高。要制作一个应用性比较好的电子产品就

离不开数字电路,大到超级计算机、小到袖珍计算器,很多电子设备都有数字电

路。数字系统是一个能够对数字信号进行加工,传递,和存储的实体,它由实现

各种功能的数字逻辑电路相互连接而成。用来处理数字信号的电子线路称为数字

电路,数字集成电路的基本逻辑单元是逻辑门,一块集成电路芯片所容纳的逻辑

门数量反映了芯片的集成度,集成度越高,单个芯片所实现的逻辑功能越强。数

字电路在生活中应用广泛,而我所学习的专业为电子信息工程,对于数字电路的

熟悉程度要更彻底,所以我选择设计数字钟电路。

在本次设计的课题中,其目的是得到一个计时准确的数字时钟。在数字钟的

制作过程中,要得到准确的计时,就必须对组成电路的每一部分的要求要高。整

个电路是由振荡器电路、分频器电路、时间计数单元、译码驱动电路、数码管五

个部分组成。整个电路的核心部分是振荡电路,振荡电路应采取晶体振荡,晶体

振荡器输出频率为32768HZ,在设计中我们采用CD4060来完成电路的振荡和分

频,以便于得到1HZ的输出频率。在计数电路中采用了74LS161计数,74LS161

是直接清零的计数器,在电路中起计数和分频的作用。为了能够得到即准确又清

楚的输出,电路采用了译码驱动和数码显示,译码器为74LS247(BCD七段显示

译码器)。译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑

状态,并且为保证数码管正常工作提供足够的工作电流。整个电路的设计有严密

的逻辑关系。

关键词:计数器,译码器,振荡器,分频器,译码驱动

EDA设计实验报告——数字钟的设计--第1页

EDA设计实验报告——数字钟的设计--第2页

目录

摘要……………………5

目录……………………6

设计任务描述…………7

设计思路………………8

设计方案………………9

1.引言…………10

2.各部分的分析……………………12

2.1振荡电路……………………12

2.2分频电路……………………13

2.3时间计数电路………………13

2.4译码驱动电路………………14

2.5校时电路……………………15

2.6数码显示电路………………16

3.电路的逻辑功能…………………17

3.1、十进制………………………18

3.2、六进制………………………18

3.3、二十四进制……………

文档评论(0)

152****6402 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档