八位十进制数字频率计.pdfVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

.

EDA课程设计报告书

题目:8位十进制数字频率计的设计

姓名:

学号:

所属学院:

专业年级:

指导教师:

完成时间:

1/14

.

8位十进制数字频率计的设计

一、设计介绍

数字频率计是采用数字电路制做成的能实现对周期性变化信号频率测量的仪器。

频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期信号的频率值。其

扩展功能可以测量信号的周期和脉冲宽度。通常说的,数字频率计是指电子计数

式频率计。频率计主要由四个部分构成:输入电路、时基(T)电路、计数显示电路

以及控制电路。在电子技术领域,频率是一个最基本的参数。数字频率计作为一

种最基本的测量仪器以其测量精度高、速度快、操作简便、数字显示等特点被广

泛应用。许多物理量,例如温度、压力、流量、液位、PH值、振动、位移、速

度等通过传感器转换成信号频率,可用数字频率计来测量。尤其是将数字频率计

与微处理器相结合,可实现测量仪器的多功能化、程控化和智能化.随着现代科

技的发展,基于数字式频率计组成的各种测量仪器、控制设备、实时监测系统已

应用到国际民生的各个方面。

二、设计目的

(1)熟悉Quatus11软件的基本使用方法。

(2)熟悉EDA实验开发系统的使用方法。

(3)学习时序电路的设计、仿真和硬件设计,进一步熟悉VHDL设计技术。

三、数字频率计的基本原理

数字频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,通常

情况下计算每秒待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也

可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长

则每测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得

的频率精度就受影响。数字频率计的主要功能是测量周期信号的频率。频率是单

位时间(1S)信号发生周期变化的次数。如果我们能在给定的1S时间对信号波

形计数,并将计数结果显示出来,就能读取被测信号的频率。数字频率计首先必

2/14

.

须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电

路识别的脉冲信号,然后通过计数器计算这一段时间间隔的脉冲个数,将其换算

后显示出来。这就是数字频率计的基本原理。频率计测量频率需要设计整形电路

使被测周期性信号整形成脉冲,然后设计计数器对整形后的脉冲在单位时间重复

变化的次数进行计数,计数器计出的数字经锁存器锁存后送往译码驱动显示电路

用数码管将数字显示出来,需要设计控制电路产生允许产生的门匣信号,计数器

的清零信号和锁存器的锁存信号使电路正常工作,再设计一个量程自动转换使测

量围更广。

四系统总体框架

图3.1系统总体框架图

总体框图设计思路:由50MHz系统时钟分频得到0.5Hz的基准时钟。在基准

时钟的1S高电平期间计被测频率的脉冲个数,1S高电平结束时计数结束,所记

录的脉冲个数是被测信号的频率,为了在数码管上显示计数结果需要锁存器将所

3/14

.

计的数锁存,因此,在基准时钟下降沿来的时候锁存器实现锁存功能。为了下次

计数必须将本次计数的结果清零,所以在基准时钟低电平期间对计数器清零。被

测频率从计数器的是中端输入实现频率的测试。将锁存器锁存的数据输入扫描

器,通过译码器将锁存的二进制数译成十进制然后显示到数码管上,最终被读出

来。

五、设计容

实验条件:

(1)开发条件:Quatus11软件。

(2)实验设备:GW48-ESEDA实验开发系统,电脑。

(3)拟用芯片:EPF10K20TC144-4芯片。

源程序:--testcontroler(测频控制器)

LIBRARYIEE

文档评论(0)

133****6290 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档