推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出之间的区别.pdfVIP

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出之间的区别.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出

推挽输出:可以输出高,低电平,连接数字器件;推挽结构一般是指两个三极管分别受两

互补信号的控制,总是在一个三极管导通的时候另一个截止

开漏输出:输出端相当于三极管的集电极.要得到高电平状态需要上拉电阻才行.适合

于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).

上拉电阻:

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于CO-MS电路的最低高

电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC(集电极开路)门电路必须加上拉电阻,才能使用。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产

生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗

干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑

制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑

以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理

对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要

需要考虑以下几个因素:

1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越

强,但功耗越大,设计时应注意两者之间的均衡。

2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉

电阻应适当选择以能够向下级电路提供足够的电流。

3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确

保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管

导通电阻分压值应确保在零电平门槛之下。

4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间

的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的

需求。

下拉电阻的设定的原则和上拉电阻是一样的

OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口

不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为

0.8V(低于此值为低电平);2V(高电平门限值)。

选上拉电阻时:500uAx8.4K=4.2即选大于8.4K时输出端能下拉至0.8V以下,此为

最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低

于0.8V即可。

当输出高电平时,忽略管子的漏电流,两输入口需200uA

200uAx15K=3V

即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选

10K可用。COMS门的可参考74HC系列设计时管子的漏电流不可忽略,I/O口实际电流在不

同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入

口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门

限值就不可靠了)在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接

地。

1.电阻作用:

1.接电组就是为了防止输入端悬空

减弱外部电流对芯片产生的干扰

保护cmos内的保护二极管,一般电流不大于10mA

上拉和下拉、限流

改变电平的电位,常用在TTL-CMOS匹配

2.在引脚悬空时有确定的状态

3.增加高电平输出时的驱动能力。

4.为OC门提供电流

那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又

不够,就需要加上拉电阻。

如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低

文档评论(0)

186****4901 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档