EDA技术与应用课后习题答案.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

EDA技术与应用课后习题答案

EDA技术与应用课后习题答案

对有关问题所作的解答的结果;对提出的问题所做的解答,练习

的答案。以下是店铺为大家整理的EDA技术与应用课后习题答案,仅

供参考,希望能够帮助大家。

第一章

1-1EDA技术与ASIC设计和FPGA开发有什么关系?P3~4

答:利用EDA技术进行电子系统设计的最后目标是完成专用集成

电路ASIC的设计和实现;FPGA和CPLD是实现这一途径的主流器件。

FPGA和CPLD通常也被称为可编程专用IC,或可编程ASIC。FPGA

和CPLD的应用是EDA技术有机融合软硬件电子设计技术、SoC(片上

系统)和ASIC设计,以及对自动设计与自动实现最典型的诠释。

1-2与软件描述语言相比,VHDL有什么特点?P6

答:编译器将软件程序翻译成基于某种特定CPU的机器代码,这

种代码仅限于这种CPU而不能移植,并且机器代码不代表硬件结构,

更不能改变CPU的硬件结构,只能被动地为其特定的硬件电路结构所

利用。综合器将VHDL程序转化的目标是底层的电路结构网表文件,

这种满足VHDL设计程序功能描述的电路结构,不依赖于任何特定硬

件环境;具有相对独立性。综合器在将VHDL(硬件描述语言)表达的电路

功能转化成具体的电路结构网表过程中,具有明显的能动性和创造性,

它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及

预先设置的各类约束条件,选择最优的方式完成电路结构的设计。

1-3什么是综合?有哪些类型?综合在电子设计自动化中的地位是什

么?P5

什么是综合?答:在电子设计领域中综合的概念可以表示为:将用

行为和功能层次表达的电子系统转换为低层次的便于具体实现的模块

组合装配的过程。

有哪些类型?答:

(1)从自然语言转换到VHDL语言算法表示,即自然语言综合。

(2)从算法表示转换到寄存器传输级(RegisterTransportLevel,

RTL),即从行为域到结构域的综合,即行为综合。

(3)从RTL级表示转换到逻辑门(包括触发器)的表示,即逻辑综合。

(4)从逻辑门表示转换到版图表示(ASIC设计),或转换到FPGA的

配置网表文件,可称为版图综合或结构综合。

综合在电子设计自动化中的地位是什么?答:是核心地位(见图1-

3)。综合器具有更复杂的工作环境,综合器在接受VHDL程序并准备

对其综合前,必须获得与最终实现设计电路硬件特征相关的工艺库信

息,以及获得优化综合的诸多约束条件信息;根据工艺库和约束条件信

息,将VHDL程序转化成电路实现的相关信息。

1-4在EDA技术中,自顶向下的设计方法的重要意义是什么?

P7~10

答:在EDA技术应用中,自顶向下的设计方法,就是在整个设计

流程中各设计环节逐步求精的过程。

1-5IP在EDA技术的应用和发展中的意义是什么?P11~12

答:IP核具有规范的接口协议,良好的可移植与可测试性,为系

统开发提供了可靠的保证。

第二章

2-1叙述EDA的FPGA/CPLD设计流程。P13~16

答:

1.设计输入(原理图/HDL文本编辑);

2.综合;

3.适配;

4.时序仿真与功能仿真;

5.编程下载;

6.硬件测试。

2-2IP是什么?IP与EDA技术的关系是什么?P24~26

IP是什么?答:IP是知识产权核或知识产权模块,用于ASIC或

FPGA/CPLD中的预先设计好的电路功能模块。

IP与EDA技术的关系是什么?答:IP在EDA技术开发中具有十

分重要的地位;与EDA技术的关系分有软IP、固IP、硬IP:软IP是用

VHDL等硬件描述语言描述的功能块,并不涉及用什么具体电路元件

实现这些功能;软IP通常是以硬件描述语言

文档评论(0)

138****5496 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档