Verilog_HDL试卷及答案_原创文档.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

reg[7:0]

一、选择题:

1、下列标示符哪些是合法的(B)

A、$timeB、_dateC、8sumD、mux#

2、如果线网类型变量说明后未赋值,起缺省值是(D)

A、xB、1C、0D、z

3、现网中的值被解释为无符号数。在连续赋值语句中,assignaddr[3:0]=-3;addr被赋予的值是(A)//补

码!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!

A、4’b1101B、4’b0011C、4’bxx11D、4’bzz11

4、reg[7:0]mema[255:0]正确的赋值是(A)

A、mema[5]=3’d0,B、8’d0;C、1’b1;D、mema[5][3:0]=4’d1

5、在code模块中参数定义如下,请问top模块中d1模块delay1、delay2的值是(D)

modulecode(x,y);moduletop;

parameedelay1=1,delay2=1;…………….

………………code#(1,5)d1(x1,y1);

endmoduleendmodule

A、(1,1)B、(5,5)C、(5,1)D、(1,5)

6、“a=4’b11001,b=4’bx110”选出正确的运算结果(B)

A、ab=0B、ab=1C、ba=xD、ba=x

7、时间尺度定义为timescale10ns/100ps,选择正确答案(C)

A、时间精度10nsB、时间单位100psC、时间精度100psD、时间精度不确定

8、若a=9,执行$display(“currentvalue=%0b,a=%0d”,a,a)正确显示为(B)//去除无效0

A、currentvalue=1001,a=09B、currentvale=1001,a=9

C、1001,9D、currentvale=00…001001,a=9

9、alwaysbegin#5clk=0;#10clk=~clk;end产生的波形(A)//5占15的1/3

A、占空比1/3B、clk=1C、clk=0D、周期为10

10、在Verilog中定义了宏名`definesuma+b+c下面宏名引用正确的是(C)

//注意引用

A、out=’sum+d;B、out=sum+d;C、out=`sum+d;D、都正确

二、填空题:(共15分,每小题3分)

1、某一纯组合电路输入为in1,in2和in3,输入出为out,则该电路描述中always的事件表达式应写为

always@(in1,in2,in3);若某一时序电路由时钟clk信号上升沿触发,同步高电平复位信号rst清零,该电路描

述中always的事件表达是应该写为always@(posedgeclk)。

//@(条件表达式)do_something;

表示等待条件表达式满足,然后do_something,然后就往下走了。通常用在testbench中,不可综合。

always@(aorborc)begin

do_something;

end

表示不停地监测a、b、c,一旦它们任何一个发生变化,就立刻do_something,并且这个“监测”是始终存在

的。这种电路综合出来时组合逻辑电路。

always@(posedgeclk)begin

do_something;

end

表示不停地监测clk的上升沿,一旦监测到,就立刻do_something,并且这个“监测”是始终存在的。这种电

路综合出来时时序逻辑电路。

当然,也可以把posedge改成negedge,那就成了监测下降沿。

带异步复位端的寄存器的写法类似是这样的

always@(posedgeclkornegedgerst_n)begin//resetisactive

您可能关注的文档

文档评论(0)

157****2173 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档