基于FPGA的DDS函数信号发生器.doc

  1. 1、本文档共44页,其中可免费阅读14页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

基于FPGA的DDS函数信号发生器设计

PAGE41

题目:基于FPGA的DDS函数信号发生器

基于FPGA的DDS函数信号发生器设计

I

ADDINCNKISM.UserStyle摘要

随着现代电子技术飞速发展,在通讯、航空、雷达、电子对抗、电子测量等领域,对信号源的频率精度、频率稳定性、频谱纯度、输出频率范围提出了很高的要求。为了解决传统式频率合成(DS)和锁相环式频率合成(PLL)无法满足速度和精度的问题,一种全数字结构化的直接数字频率合成器(DDS)以高分辨率、高速度、相位噪声低等优点而生。在DDS

文档评论(0)

***** + 关注
实名认证
内容提供者

乐于分享,有偿帮助。

版权声明书
用户编号:8070007123000004

1亿VIP精品文档

相关文档