FPGA实验报告_4_原创精品文档.pdfVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

FPGA课程设计报告

专业班级:13电信1班

学号:************

姓名:***

指导老师:**

实验日期:2015.11.27—2015.12.18

文华学院信息学部

多功能数字钟电路设计

一、设计题目

多功能数字钟电路的分层次设计7

二、设计要求技术指标

设计一个具有时、分、秒计时的电子钟电路,按24小时制

计时。

三、设计分析

在设计一个比较复杂的数字电路或系统时,通常采用自上

而下和自下而上的设计方法。在自上而下设计中,先定义顶层

模块,然后再定义顶层模块中用到的子模块。而在自下而上设

计中,底层的各个子模块首先被确定下来,然后将这些子模块

组合起来构成顶层模块。将电路分为不同层次和多个模块分别

进行设计,然后将这些模块组合起来实现电路逻辑功能,这种

方法通常被称为分层次的电路设计。

工作原理:振荡器产生的稳定的高频脉冲信号,作为数字钟的时

间基准,再经分频器输出标准秒脉冲。秒计数器计满60后向分计数

器进位,分计数器计满60后向小时计数器进位,小时计数器按照24

进制规律计数。计数器的输出送译码显示电路,即可显示出数码(时

间)。计时出现误差时可以用校时电路进行校时和校分。仿电台报时

和定时闹钟为扩展电路,只有在计时主题电路正常运行的情况下才能

进行功能扩展。

虚线框内的部分用VerilogHDL进行描述,然后用FPGA/CPLD

实现,译码显示电路用中规模IC实现,振荡器由集成电路定时器555

与RC电路组成1kHz的多谐振荡器。

四、设计步骤

①多功能数字钟主体电路逻辑设计:

采用自下而上的设计方法,首先定义数字钟下层的各个模块,再

调用这些模块组合成顶层的数字钟电路。

1.模24计数器的VerilogHDL设计

小时计数器的计数规律为00-01-…-09-10-11-…-22-23-00…,即

在设计时要求小时计数器的个位和十位均按8421BCD码计数。

//文件名:counter24.v(BCD计数:0~23)

modulecounter24(CntH,CntL,nCR,EN,CP);

inputCP,nCR,EN;//分别为计时脉冲CP、清0信号、nCR和使能信号EN

output[3:0]CntH,CntL;//计时计数器的十位和个位输出信号

reg[3:0]CntH,CntL;//输出为8421BCD码

always@(posedgeCPornegedgenCR)

begin

if(~nCR){CntH,CntL}=8h00;//异步清零

elseif(~EN){CntH,CntL}={CntH,CntL};//对使能信号无效的处理

elseif((CntH2)||(CntL9)||((CntH==2)(CntL=3)))

{CntH,CntL}=8h00;//对小时计数器出错的处理

elseif((CntH==2)(CntL3))//进行20-23计数

beginCntH=CntH;CntL=CntL+1b1;end

elseif(CntL==9)//小时十位级的计数

beginCntH=CntH+1b1;CntL=4b0000;end

else//小时个位的计数

beginCntH=CntH;CntL=CntL+1b1;end

end

endmodule

2.模60计数器的VerilogHD

文档评论(0)

138****5300 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档