FPGA与数字系统设计:实验八 使用ECS绘制六十进制计数器.pdf

FPGA与数字系统设计:实验八 使用ECS绘制六十进制计数器.pdf

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

使用ECS绘制六十进制计数器

1、实验目的

本实验通过设计一个六十进制计数器,介绍如何使用ECS绘制模块原理图,

并通过添加一个分频器来进行模块化设计。

2、实验内容

通过本实验要求掌握以下几点:

1、熟练运用ECS绘制原理图

2、掌握模块化设计方法

3、实验器材

Spartan3E开发板。

4、实验说明

实验中所需要的源文件在本报告附录中。

5、实验步骤

步骤1:新建工程

1、新建名为cnt_60的工程

(1)启动桌面上的ISE9.1图标,在ProjectNavigator中选择File

→NewProject。

(2)在弹出的对话框(见图1)中,设置工程名为cnt_60,工程存放路径为,工程存放路径为

,顶层模块类型选择HDL,并单击Next按钮。

图1ISE工程属性对话框

(3)出现图2所示对话框,目标器件选择spartan3E,具体设计如下图

图2ISE工程属性对话框

(4)一直点击Next,直到出现图3(即是刚才所设定的),最后点击Finish。

图3工程设计总表

2、新建原理图资源文件

(1)双击CreatNewSource,点击Execute。选择新建资源类型为Schematic,

新建文件名为“cnt60”,并勾选Addtoproject,如图4,

图4新建原理图“cnt60”

(2)单击NEXT,单击Finish,启动ECS,如图5,

图5原理图编辑窗口

3、选择并放置器件符号

“cnt60”是时间计数器,有两个4bit总线输出代表时间的各位与十位数值。在

出现的原理图编辑窗口中放置各种逻辑块,单击绘图工具栏中的按钮,在器

件符号分类显示目录选择所有器件(AllSymbols),在“Filter”中输入“cd4ce”,

把选中的器件拖到工作区的合适位子,单击鼠标左键,把该器件放下。再如上放

下其它器件。还须2个and2,2个or2,2个inv,1个and4,如图6,

图6放置器件的原理图编辑窗口

4、添加连线

(1)单击绘图工具栏的按钮,选择智能连线方式,当鼠标移动到可

画线区域时,鼠标符号自动变为“+”形状,点击始点管脚,再点击终点管脚

(2)单击右键结束操作

(3)依照原理图连接其它线,并在器件端口拉出一小段线段为添加网线名

称与I/O管脚做准备,如图7,

图7连完线的编辑窗口

5、设置I/O管脚

(1)单击绘图工具栏的按钮,在每个I/O管脚处单击,,为原理图

设置I/O管脚,如图8

图8设置I/O管脚

(2)在I/O管脚上双击,修改管脚名,如图9

图9修改I/O管脚的名字

(3)修改完后,单击右键结束操作

6、绘制总线

ECS中没有专用的总线绘制命令,绘制总线时仍然采用绘制总线命令

,仅仅用网线名区分总线与普通连线。总线的名称命名格式BusName

(X:Y),其中为BusName是总线名称,“()”为总线表示符号,X为MSB,Y

为LSB。

(1)绘制总线并添加总线名

(2)单击按钮为总线添加分支。适当旋转总线分支方向,使总线

分支的三角形连接在总线上。如图10

文档评论(0)

. + 关注
官方认证
内容提供者

专注于职业教育考试,学历提升。

版权声明书
用户编号:8032132030000054
认证主体社旗县清显文具店
IP属地河南
统一社会信用代码/组织机构代码
92411327MA45REK87Q

1亿VIP精品文档

相关文档