戴蓓倩《电子线路》31.pptxVIP

戴蓓倩《电子线路》31.pptx

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共62页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

戴蓓倩《电子线路》-31;触发器的描述方法

特性表(状态转换表)、特性方程、状态转换图;§1概述;时序电路结构图;戴蓓倩《电子线路》31;戴蓓倩《电子线路》31;根据记忆电路中存储单元状态变化的特点将时序电路分为:

同步时序电路:所有存储电路中存储单元状态的变化都是在同一时钟信号操作下同时发生的。

异步时序电路:存储单元状态的变化不是同时发生的。可能有公共的时钟信号,也可能没有公共的时钟信号。

按照输出信号的不同,分为:

米利(Mealy)型电路:某时刻的输出是该时刻的输入和电路状态的函数

穆尔(Moore)型电路:某时刻的输出仅是该时刻电路状态的函数,与该时刻的输入无关,如同步计数器。;§2时序逻辑电路的分析;触发器的驱动方程;两个触发器可以有四种状态Q1Q2=00,01,10,11,将n时刻的现在状态和n时刻的现在输入代入时序电路的状态方程和输出方程,可得到n+1下一时刻的状态和n时刻的输出,从而列出代码形式的状态表;;§3寄存器;3.1数码寄存器;;3.2移位寄存器;根据移位数据的输入-输出方式,又可将它分为四种:;;D0=0;四位串入-串出的左移寄存器:;R—右移串行输入;3.3寄存器应用举例;2.具体电路;寄存器各输出端状态;集成移位寄存器简介;§4计数器的分析;4.2异步计数器;QA;戴蓓倩《电子线路》31;QA;二进制加法计数器状态转换图;四位二进制加法计数器(用D触发器构成);二、四位二进制减法计数器;戴蓓倩《电子线路》31;4.3同步计数器;分析步骤:;2.再列写状态转换表,分析其状态转换过程。;;四位二进制同步加法计数器;4.4任意进制计数器的分析;2.再列写状态转换表,分析其状态转换过程:;另有三种状态111、110、101不在计数循环内,如果这些状态经若干个时钟脉冲能够进入计数循环,称为能够自行启动。;;用触发器构成的计数器电路的分析;§5.4计数器的设计;利用集成功能组件设计计数电路;QC;;CPA;情况一:计数时钟先进入CPA时的计数编码。;情况二:计数时钟先进入CPB时的计数编码。;例1:构成BCD码六进制计数器。;例2:用两片74LS90构成36进制8421码计数器。;CPA;例3:用74LS90构成5421码的六进制计数器。;;2.四位二进制同步计数器74LS163;;;;例1:用一片74LS163构成六进制计数器。;在QDQCQBQA=0110时立即清零。;演讲完毕,谢谢听讲!

文档评论(0)

HappyPanda + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档