- 1、本文档共34页,其中可免费阅读11页,需付费170金币后方可阅读剩余内容。
- 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
- 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGEIV
PAGEIV
题目:100MHz锁相晶体振荡器的设计与实现
摘要
因为电子通信技术水平不断提高,所以对于相位噪声噪和频率稳定性的要求更加严格,尤其是在军事和宇航等领域。但是对于这些的研究外国依然领先我国一大截。此文将先讲相位噪声,然后讲相噪和产生和影响它的因素以及如何减小相噪。
本文将首先介绍锁相环的工作原理,对其组成部分进行阐述,然后进行锁相环相位噪声的分析,同时描述相位噪声与环路带宽之间的联系。之后分析锁相环路的设计,是很多模块一起工作,一起完成的低相噪锁相晶振。低相噪锁相晶振基本上由PLL,VCXO组成。PLL
文档评论(0)