- 1、本文档共27页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
、
PAGE
PAGE28
微机原理课程设计
学院:机电工程学院
专业:自动化
班级:XXXX
学号:XXXX
姓名:XX
指导教师:XXXXXXXX
完成时间:2015
=1\*CHINESENUM3一、课程设计的基本要求
设计8088微处理器最小系统
用8284设计频率恒定的时钟电路
用6264和2764设计存储器(RAM和ROM)电路。
用ADC0809组成8位温度检测A/D变换接口电路
用DAC0832设计8位D/A变换接口电路驱动直流电机
用8255和8253设计步进电机控制电路
用8255外联LED和键盘显示电路
设计的基本思路
采用8088的最小方式,利用三片74LS373锁存器设计20位地址总线电路,利用一片74LS245收发器形成数据总线电路。利用8254芯片提供频率恒定的时钟信号,同时具有复位信号和准备好信号发送给8088系统。运用两片2764和两片6264进行扩展,形成16K的ROM和16K的RAM电路。系统的定时计数器由一片8253构成,中断系统由8259组成,并行接口电路由8255构成。AD转换电路由ADC0809及其外围电路构成,由DAC0832及其外围电路构成DA转换电路驱动直流电机。芯片所需的片选信号均由74LS138译码电路产生。
系统的地址分配
ROM2764(1):0FC000H~0FDFFFH;
ROM2764(2):0FE000H~0FFFFFH;
RAM6264(1):00000H~01FFFH;
RAM6264(2):02000H~03FFFH;
ADC0809:0058H~005FH;
DAC0832:0074H;
计时器8253:0020H~0023H;
并行接口芯片8255:0028H~002BH;
键盘地址:0070H~0073H;LED地址:0080H~0083H。
四、具体设计
1、8088微处理器最小系统
1.18088微处理器介绍
8088微处理器采用40条引脚的双列直插式封装。为减少引脚,采用分时复用的地址/数据总线,因而部分引脚具有两种功能。8088微处理器有两种工作方式:最小方式和最大方式。8088最小方式系统主要由8088CPU、时钟信号发生器8284、地址锁存器74LS373、数据总线收发器74LS245。(CPU采用分时复用的地址/数据总线,而在执行对存储器读写或对I/O设备输入输出的总线周期中,保证地址信息一直有效,因而需采用地址锁存器74LS373完成对地址信息的锁存,以实现地址总线和数据总线的分离。)利用ALE地址锁存允许信号控制74LS373的STB将地址信息锁存,进而产生地址总线。8088的信号作为74LS245的输出允许信号,仅当信号为低电平时,允许74LS245进行数据传送。8088的DT/为数据收发信号,当DT/=0时,表示CPU接收数据,当DT/=1时,CPU发送数据。数据在内存和I/O接口传送时,需要数据总线收发器作为驱动。
1.2—8088芯片引脚功能介绍
=1\*GB2⑴、地址/数据总线
=1\*GB3①、AD7-AD0(输入/输出,三态)为低8位地址/数据的复用引脚。当执行对存储器读写或在I/O端口输入输出操作的总线周期的T1状态时,作为地址总线输出低8位地址;在其它T状态时,作为双向数据总线输出低8位数据。T1状态输出地址时,需要锁存器进行地址锁存。
=2\*GB3②、A15-A8(输出,三态)作为高8位地址总线,图1.18088引脚图
在读写存储器或I/O端口的整个周期中均输出高
8位地址总线。
=3\*GB3③、A19/S6~A16/S3(输出,三态)为分时复用的地址/状态信号线。在存储器读写操作总线周期的T1状态输出高4位地址A19~A16,在总线的其它T状态,输出状态信息。T1状态时需要地址锁存器进行地址锁存。
=2\*GB2⑵、控制总线
=1\*GB3①MN/(输入)工作方式控制线。接+5V时处于最小工作方式;接地时处于最大工作方式。
=2\*GB3②(输出,三态)读信号,低电平有效。有效时表示CPU正在执行从存储器或I/O端口输入的操作。
=3\*GB3③NMI(输入)非可屏蔽中断请求输入信号,上升沿有效。当该引脚输入一个由低变高的信号时,CPU执行完现行指令后,立即进行中断处理。
=4\*GB3④INTR(输入)可屏蔽
文档评论(0)