电子技术基础项目化教程课件 项目六 逻辑代数与逻辑门电路 6.4.2 集成逻辑电路的接口电路.ppt

电子技术基础项目化教程课件 项目六 逻辑代数与逻辑门电路 6.4.2 集成逻辑电路的接口电路.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

6.4拓展知识6.4.2集成逻辑电路的接口电路下页总目录下页上页首页6.4.2集成逻辑电路的接口电路??在实际的数字电路系统中总是将一定数量的集成逻辑电路按需要前后连接起来。这时,前级电路的输出将与后级电路的输入相连并驱动后级电路工作。这就存在着电平的配合和负载能力这两个需要妥善解决的问题。?1.TTL与TTL的连接TTL集成逻辑电路的所有系列,由于电路结构形式相同,电平配合比较方便,不需要外接元件可直接连接,不足之处是输出为低电平时负载能力的限制。下页上页首页2.CMOS与CMOS的衔接CMOS电路之间的连接十分方便,不需另加外接元件。对直流参数来讲,一个CMOS电路可带动的CMOS电路数量是不受限制,但在实际使用时,应当考虑后级门电路输入电容对前级门的传输速度的影响,电容太大时,传输速度要下降,因此在高速使用时要从负载电容来考虑,例如CC4000T系列。CMOS电路在10MHz以上速度运用时应限制在20个门以下。?3.TTL驱动CMOS电路TTL电路驱动CMOS电路时,若CMOS电路的电源也为5V,由于输出高电平通常低于CMOS电路对输入高电平的要求,因此在TTL电路的输出端接上一个上拉电阻至电源正极来提高TTL电路的输出高电平,确保与CMOS输入高电平实现电平的匹配,如图6-50所示。图中R的取值为2~6.2K较合适,这时TTL后级的CMOS电路的数目实际上是没有什么限制的。??图6-50接入上拉电阻提高TTL电路的输出高电平?针对TTL驱动CMOS电路解决电平匹配的问题,还有一种解决方法是使用带电平偏移CMOS门电路实现电平转换,如图6-51所示。例如CC40109就是这种带电平偏移的门电路实现电平转换,它有两种直流电源VCC和VDD供电,电平移动器输入TTL电平,调制成CMOS电平输出送到下一级。?图6-51带电平偏移CMOS门电路实现电平转换?下页上页首页另外,CC74HCT系列CMOS电路在实现门电路级联时,可以直接连接。因为CC74HCT系列属于高速CMOS电路,通过制造工艺和设计的改进,满足门电路对输入高、低电平的要求,因此,无需外加任何元器件。?下页上页首页4.CMOS驱动TTL电路用CMOS驱动TTL电路时,CMOS的输出电平能满足TTL对输入电平的要求,而驱动电流将受限制,主要问题是CMOS电路不能提供足够大的驱动电流。为了解决上述问题,常用的方法有以下几种。?下页上页首页方法一:图6-52所示电路是把几个相同功能的CMOS电路并联使用,即将其输入端并联,输出端并联可以增大CMOS电路输出为低电平时的电流值,以提高带负载能力。?图6-52并联CMOS门电路以提高带负载能力?下页上页首页方法二:图6-53所示电路采用CMOS驱动器,如CC4049、CC4050是专为给出较大驱动能力而设计的CMOS电路。?图6-53用CMOS驱动器驱动TTL电路下页上页首页方法三:图6-54所示电路用由NPN晶体管构成的单管放大器作为接口电路,利用晶体管的电流放大作用,通过集电极为TTL输入端接口提供足够大的驱动电流。图6-54用电流放大器驱动TTL电路?

您可能关注的文档

文档评论(0)

xiaobao + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档