AlteraFPGA千兆以太网实现方案 .pdfVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

个人收集整理资料,仅供交流学习,勿作商业用途

基于AlteraFPGA的千兆以太网实现方案

1引言

在系统设备不断向小型化、集成化、网络化发展的今天,嵌入

式开发成为新技术发展的最前沿,改变着系统的整体结构。FPGA由

于其自身特点,成为嵌入式开发的最佳平台。Altera公司结合其最

新一代高端器件推出了全新的嵌入式开发系统,能够实现软核

niosII32位处理器为核心的嵌入式开发系统。b5E2RGbCAP

在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核

包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC

模块支持l0/100/1000Mb/s。Altera的SOPCBuilder工具提供快

速搭建SOPC系统的能力,这种架构可以包含一个或多个CPU,提供

存储器接口,外围设备和系统互连逻辑的复杂系统。p1EanqFDPw

2千兆以太网技术简介

以太网技术是当今应用广泛的网络技术,千兆以太网技术继承

了以往以太网技术的许多优点,同时又具有诸多新特性,例如传输

介质包括光纤和铜缆,使用8B/10B的编解码方案,采用载波扩展和

分组突发技术等。正是因为具有良好的继承性和许多优秀的新特性,

千兆以太网已经成为目前局域网的主流解决方案。DXDiTa9E3d

千兆以太网利用原以太网标准所规定的全部技术规范,其中包

括CSMA/CD协议、以太网帧、全双工、流量控制以及IEEE802.3

标准中所定义的管理对象。千兆以太网的关键技术是千兆以太网的

个人收集整理资料,仅供交流学习,勿作商业用途

MAC层和以太网接口的实现。随着多媒体应用的普及,干兆以太网

必然得到广泛应用。RTCrpUDGiT

3Altera的千兆以太网解决方案

3.1IP核的支持

Altera提供了可参数化的千兆以太网megacore解决方案。该

方案可在Altera的ArriaGX,CycloneII,CycloneIII系列FPGA

上工作,可配置使其包含MAC,PCS,PMA模块中的一种或多种,配

置选择及相应的接口标准。5PCzVD7HxA

千兆以太网IP核的功能描述如下:

(1支持IEEE802.3标准。

(210/100/1000Mb,s以太网媒体访问控制支持半双工和全

双工工作模式。

(3多通道MAC,支持最多24端口。

(4以太网物理层编码子层1000BASE一X/SGMII标准的自协商。

(5接口使用方便。

对于千兆以太网控制器的实现,采用表第l行的配置。吉比特

级以太网媒体控制器核(GEMAC是针对1Gb/s以太网媒体访问控制

器功能的可参数化的megacore解决方案。jLBHrnAILg

3.2基于FPGA的千兆以太网MAC控制器实现方案

3.2.1整体设计方案

以太网控制器的FPGA设计工作包括以太网MAC子层的FPGA设

计,MAC子层与上层协议的接口设计以及MAC与物理层(PHY的GMII

2/8

个人收集整理资料,仅供交流学习,勿作商业用途

接口设计。该以太网控制器的总体结构设计框图如图1所示,整个

系统分为MAC模块,主机接口模块和管理数据输入输出模块。其中,

MAC模块主要执行在全双工模式下的流量控制,MAC帧实现发送和接

收功能,其主要操作有MAC帧的封装与解包以及错误检测,直接提

供了到外部物理层器件的并行数据接口,物理层处理直接利用商用

千兆PHY器件,主要开发集中在MAC控制器的研究。xHAQX74J0X

管理数据输入输出模块提供了标准的IEEE802.3介质独立接口,

可用于连接以太网的链路层和物理层。主机接口则提供以太网控制

器与上层协议(如TCP/IP协议之间的接口,用于数据的发送、接

收以及对控制器内各种寄存器的设置。LDAYtRyKfE

3.2.2接口描述

整个系统

文档评论(0)

189****2309 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档