《计算机组成原理》第四章总线与时序练习题及答案 .pdfVIP

《计算机组成原理》第四章总线与时序练习题及答案 .pdf

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

《计算机组成原理》第四章总线与时序练习题及答案

选择题目:

M/IO0RD0WR=1

1.当,,时,CPU完成的操作是(c)。

A.存储器读操作

B.存储器写操作

C.IO端口读操作

D.IO端口写操作

2.8086CPU的时钟频率为5MHz,它的典型总线周期为(c)

A.200ns

B.400ns

C.800ns

D.1600ns

3.某微机最大可寻址的内存空间为16MB,则其系统地址总线至少应有(D)条。

A.32

B.16

C.20

D.24

4.8086的系统总线中,地址总线和数据总线分别为(B)位。

A.16,16

B.20,16

C.16,8

D.20,20

5.8086CPU一个总线周期可以读(或写)的字节数为(B)

A.1个

B.2个

C.1个或2个

D.4个

8086有16条数据总路线,一次可以传送16位二进制,即两个字节的数

6.当8086CPU采样到READY引脚为低电平时,CPU将(B)

A.执行停机指令

B.插入等待周期

C.执行空操作

D.重新发送地址

7.当8086CPU读写内存的一个对准存放的字时,BHE和A0的状态为(A)。

A.00

B.01

C.10

D.11

8.当8086CPU采样到READY引脚为低电平时,CPU将(B)

A.执行停机指令B.插入等待周期C.执行空操作D.重新发送地址

9.8086CPU的字数据可以存放在偶地址,也可以存放在奇地址。下列说法正确的是(A)

A.堆栈指针最好指向偶地址

B.堆栈指针最好指向奇地址

C.堆栈指针只能指向偶地址

D.堆栈指针只能指向奇地址

10.8086CPU在进行对外设输出操作时,控制信号M/IO和DT/R状态必须是(D)

A.0,0

B.0,1

C.1,0

D.1,1

11.8086CPU复位时,各内部寄存器复位成初值。复位后重新启动时,计算机将从内存的(c)处

开始执行指令。

A.00000H

B.FFFF00H

C.FFFF0H

D.FFFFCH

12.关于指令周期,下面说法正确的是(A)。

A.一条指令执行完成所需要的时间B.对存储器或IO端口进行一次访问所需要的时间

C.每个指令周期等于4个时钟周期D.从存储器中取出指令的时间

13.在总线保持响应时序中,8086在(B)处检测HOLD信号。

A.每个时钟周期T的上升沿

B.T1状态的上升沿

C.T1状态的下降沿

D.T4状态的上升沿

14.下面说法中不正确的是(A)

A.计算机的速度完全取决于主频

B.计算机的速度不完全取决于主频

C.计算机的速度的表征指标为MIPS

D.计算机的速度与计算机的字长有关

15.8086有两种工作模式(即最小模式和最大模式),当(c)时CPU工作在最小模式。

A.INTR=1

B.HOLD=1

C.MN/MX=1

D.NMI=1

16.8086在存储器读写时遇到READY无效后可以插入(D)

A.1个等待周期

B.2个等待周期

C.3个等待周期

D.插入等待周期的个数可不受限制

17.8086在响应中断请求时(B)。

A.INTA输出一个负脉冲,将中断类型码从AD0-AD7读入

B.INTA输出两个负脉冲,在第二个负脉冲时读入中断类型码

C.INTA输出一个负脉

您可能关注的文档

文档评论(0)

187****8198 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档